27
27
#define OFFSET_amd64_RIP 168
29
29
#define OFFSET_ppc32_GPR0 0
30
#define OFFSET_ppc32_GPR2 8
30
31
#define OFFSET_ppc32_GPR3 12
31
32
#define OFFSET_ppc32_GPR4 16
32
33
#define OFFSET_ppc32_GPR5 20
33
34
#define OFFSET_ppc32_GPR6 24
34
35
#define OFFSET_ppc32_GPR7 28
35
36
#define OFFSET_ppc32_GPR8 32
37
#define OFFSET_ppc32_GPR9 36
38
#define OFFSET_ppc32_GPR10 40
36
39
#define OFFSET_ppc32_CIA 896
37
40
#define OFFSET_ppc32_CR0_0 913
39
42
#define OFFSET_ppc64_GPR0 0
43
#define OFFSET_ppc64_GPR2 16
40
44
#define OFFSET_ppc64_GPR3 24
41
45
#define OFFSET_ppc64_GPR4 32
42
46
#define OFFSET_ppc64_GPR5 40
43
47
#define OFFSET_ppc64_GPR6 48
44
48
#define OFFSET_ppc64_GPR7 56
45
49
#define OFFSET_ppc64_GPR8 64
50
#define OFFSET_ppc64_GPR9 72
51
#define OFFSET_ppc64_GPR10 80
46
52
#define OFFSET_ppc64_CIA 1024
47
53
#define OFFSET_ppc64_CR0_0 1053