~arcachofo/simulide/1.1.0

« back to all changes in this revision

Viewing changes to src/simavr/cores/avr/iom48.h

  • Committer: arcachofo
  • Date: 2021-01-01 14:23:42 UTC
  • Revision ID: arcachofo@simulide.com-20210101142342-ozfljnll44g5lbl3
Initial Commit 0.5.15-RC3

Show diffs side-by-side

added added

removed removed

Lines of Context:
 
1
/* Copyright (c) 2004, Theodore A. Roth
 
2
   All rights reserved.
 
3
 
 
4
   Redistribution and use in source and binary forms, with or without
 
5
   modification, are permitted provided that the following conditions are met:
 
6
 
 
7
   * Redistributions of source code must retain the above copyright
 
8
     notice, this list of conditions and the following disclaimer.
 
9
 
 
10
   * Redistributions in binary form must reproduce the above copyright
 
11
     notice, this list of conditions and the following disclaimer in
 
12
     the documentation and/or other materials provided with the
 
13
     distribution.
 
14
 
 
15
   * Neither the name of the copyright holders nor the names of
 
16
     contributors may be used to endorse or promote products derived
 
17
     from this software without specific prior written permission.
 
18
 
 
19
  THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
 
20
  AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
 
21
  IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
 
22
  ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS BE
 
23
  LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
 
24
  CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
 
25
  SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
 
26
  INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
 
27
  CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
 
28
  ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
 
29
  POSSIBILITY OF SUCH DAMAGE. */
 
30
 
 
31
/* $Id: iom48.h 2456 2014-11-19 09:57:29Z saaadhu $ */
 
32
 
 
33
#ifndef _AVR_IOM48_H_
 
34
#define _AVR_IOM48_H_ 1
 
35
 
 
36
#include <avr/iomx8.h>
 
37
 
 
38
/* Constants */
 
39
#define SPM_PAGESIZE 64
 
40
#define RAMSTART     (0x100)
 
41
#define RAMEND      0x2FF
 
42
#define XRAMEND     RAMEND
 
43
#define E2END       0xFF
 
44
#define E2PAGESIZE  4
 
45
#define FLASHEND    0xFFF
 
46
 
 
47
 
 
48
/* Fuses */
 
49
#define FUSE_MEMORY_SIZE 3
 
50
 
 
51
/* Low Fuse Byte */
 
52
#define FUSE_CKSEL0 (unsigned char)~_BV(0)  /* Select Clock Source */
 
53
#define FUSE_CKSEL1 (unsigned char)~_BV(1)  /* Select Clock Source */
 
54
#define FUSE_CKSEL2 (unsigned char)~_BV(2)  /* Select Clock Source */
 
55
#define FUSE_CKSEL3 (unsigned char)~_BV(3)  /* Select Clock Source */
 
56
#define FUSE_SUT0 (unsigned char)~_BV(4)  /* Select start-up time */
 
57
#define FUSE_SUT1 (unsigned char)~_BV(5)  /* Select start-up time */
 
58
#define FUSE_CKOUT (unsigned char)~_BV(6)  /* Clock output */
 
59
#define FUSE_CKDIV8 (unsigned char)~_BV(7)  /* Divide clock by 8 */
 
60
#define LFUSE_DEFAULT (FUSE_CKDIV8 & FUSE_SUT0 & FUSE_CKSEL3 & FUSE_CKSEL2 & FUSE_CKSEL0)
 
61
 
 
62
/* High Fuse Byte */
 
63
#define FUSE_BODLEVEL0 (unsigned char)~_BV(0)  /* Brown-out Detector trigger level */
 
64
#define FUSE_BODLEVEL1 (unsigned char)~_BV(1)  /* Brown-out Detector trigger level */
 
65
#define FUSE_BODLEVEL2 (unsigned char)~_BV(2)  /* Brown-out Detector trigger level */
 
66
#define FUSE_EESAVE (unsigned char)~_BV(3)  /* EEPROM memory is preserved through chip erase */
 
67
#define FUSE_WDTON (unsigned char)~_BV(4)  /* Watchdog Timer Always On */
 
68
#define FUSE_SPIEN (unsigned char)~_BV(5)  /* Enable Serial programming and Data Downloading */
 
69
#define FUSE_DWEN (unsigned char)~_BV(6)  /* debugWIRE Enable */
 
70
#define FUSE_RSTDISBL (unsigned char)~_BV(7)  /* External reset disable */
 
71
#define HFUSE_DEFAULT (FUSE_SPIEN)
 
72
 
 
73
/* Extended Fuse Byte */
 
74
#define FUSE_SELFPRGEN (unsigned char)~_BV(0)  /* Self Programming Enable */
 
75
#define EFUSE_DEFAULT (0xFF)
 
76
 
 
77
 
 
78
/* Lock Bits */
 
79
#define __LOCK_BITS_EXIST
 
80
 
 
81
 
 
82
/* Signature */
 
83
#define SIGNATURE_0 0x1E
 
84
#define SIGNATURE_1 0x92
 
85
#define SIGNATURE_2 0x05
 
86
 
 
87
 
 
88
#define SLEEP_MODE_IDLE (0x00<<1)
 
89
#define SLEEP_MODE_ADC (0x01<<1)
 
90
#define SLEEP_MODE_PWR_DOWN (0x02<<1)
 
91
#define SLEEP_MODE_PWR_SAVE (0x03<<1)
 
92
#define SLEEP_MODE_STANDBY (0x06<<1)
 
93
 
 
94
 
 
95
#endif /* _AVR_IOM48_H_ */