~ubuntu-branches/ubuntu/wily/clamav/wily-proposed

« back to all changes in this revision

Viewing changes to libclamav/c++/llvm/include/llvm/CodeGen/SchedulerRegistry.h

  • Committer: Package Import Robot
  • Author(s): Scott Kitterman, Sebastian Andrzej Siewior, Andreas Cadhalpun, Scott Kitterman, Javier Fernández-Sanguino
  • Date: 2015-01-28 00:25:13 UTC
  • mfrom: (0.48.14 sid)
  • Revision ID: package-import@ubuntu.com-20150128002513-lil2oi74cooy4lzr
Tags: 0.98.6+dfsg-1
[ Sebastian Andrzej Siewior ]
* update "fix-ssize_t-size_t-off_t-printf-modifier", include of misc.h was
  missing but was pulled in via the systemd patch.
* Don't leak return codes from libmspack to clamav API. (Closes: #774686).

[ Andreas Cadhalpun ]
* Add patch to avoid emitting incremental progress messages when not
  outputting to a terminal. (Closes: #767350)
* Update lintian-overrides for unused-file-paragraph-in-dep5-copyright.
* clamav-base.postinst: always chown /var/log/clamav and /var/lib/clamav
  to clamav:clamav, not only on fresh installations. (Closes: #775400)
* Adapt the clamav-daemon and clamav-freshclam logrotate scripts,
  so that they correctly work under systemd.
* Move the PidFile variable from the clamd/freshclam configuration files
  to the init scripts. This makes the init scripts more robust against
  misconfiguration and avoids error messages with systemd. (Closes: #767353)
* debian/copyright: drop files from Files-Excluded only present in github
  tarballs
* Drop Workaround-a-bug-in-libc-on-Hurd.patch, because hurd got fixed.
  (see #752237)
* debian/rules: Remove useless --with-system-tommath --without-included-ltdl
  configure options.

[ Scott Kitterman ]
* Stop stripping llvm when repacking the tarball as the system llvm on some
  releases is too old to use
* New upstream bugfix release
  - Library shared object revisions.
  - Includes a patch from Sebastian Andrzej Siewior making ClamAV pid files
    compatible with systemd.
  - Fix a heap out of bounds condition with crafted Yoda's crypter files.
    This issue was discovered by Felix Groebert of the Google Security Team.
  - Fix a heap out of bounds condition with crafted mew packer files. This
    issue was discovered by Felix Groebert of the Google Security Team.
  - Fix a heap out of bounds condition with crafted upx packer files. This
    issue was discovered by Kevin Szkudlapski of Quarkslab.
  - Fix a heap out of bounds condition with crafted upack packer files. This
    issue was discovered by Sebastian Andrzej Siewior. CVE-2014-9328.
  - Compensate a crash due to incorrect compiler optimization when handling
    crafted petite packer files. This issue was discovered by Sebastian
    Andrzej Siewior.
* Update lintian override for embedded zlib to match new so version

[ Javier Fernández-Sanguino ]
* Updated Spanish Debconf template translation (Closes: #773563)

Show diffs side-by-side

added added

removed removed

Lines of Context:
 
1
//===-- llvm/CodeGen/SchedulerRegistry.h ------------------------*- C++ -*-===//
 
2
//
 
3
//                     The LLVM Compiler Infrastructure
 
4
//
 
5
// This file is distributed under the University of Illinois Open Source
 
6
// License. See LICENSE.TXT for details.
 
7
//
 
8
//===----------------------------------------------------------------------===//
 
9
//
 
10
// This file contains the implementation for instruction scheduler function
 
11
// pass registry (RegisterScheduler).
 
12
//
 
13
//===----------------------------------------------------------------------===//
 
14
 
 
15
#ifndef LLVM_CODEGENSCHEDULERREGISTRY_H
 
16
#define LLVM_CODEGENSCHEDULERREGISTRY_H
 
17
 
 
18
#include "llvm/CodeGen/MachinePassRegistry.h"
 
19
#include "llvm/Target/TargetMachine.h"
 
20
 
 
21
namespace llvm {
 
22
 
 
23
//===----------------------------------------------------------------------===//
 
24
///
 
25
/// RegisterScheduler class - Track the registration of instruction schedulers.
 
26
///
 
27
//===----------------------------------------------------------------------===//
 
28
 
 
29
class SelectionDAGISel;
 
30
class ScheduleDAGSDNodes;
 
31
class SelectionDAG;
 
32
class MachineBasicBlock;
 
33
 
 
34
class RegisterScheduler : public MachinePassRegistryNode {
 
35
public:
 
36
  typedef ScheduleDAGSDNodes *(*FunctionPassCtor)(SelectionDAGISel*,
 
37
                                                  CodeGenOpt::Level);
 
38
 
 
39
  static MachinePassRegistry Registry;
 
40
 
 
41
  RegisterScheduler(const char *N, const char *D, FunctionPassCtor C)
 
42
  : MachinePassRegistryNode(N, D, (MachinePassCtor)C)
 
43
  { Registry.Add(this); }
 
44
  ~RegisterScheduler() { Registry.Remove(this); }
 
45
  
 
46
 
 
47
  // Accessors.
 
48
  //
 
49
  RegisterScheduler *getNext() const {
 
50
    return (RegisterScheduler *)MachinePassRegistryNode::getNext();
 
51
  }
 
52
  static RegisterScheduler *getList() {
 
53
    return (RegisterScheduler *)Registry.getList();
 
54
  }
 
55
  static FunctionPassCtor getDefault() {
 
56
    return (FunctionPassCtor)Registry.getDefault();
 
57
  }
 
58
  static void setDefault(FunctionPassCtor C) {
 
59
    Registry.setDefault((MachinePassCtor)C);
 
60
  }
 
61
  static void setListener(MachinePassRegistryListener *L) {
 
62
    Registry.setListener(L);
 
63
  }
 
64
};
 
65
 
 
66
/// createBURRListDAGScheduler - This creates a bottom up register usage
 
67
/// reduction list scheduler.
 
68
ScheduleDAGSDNodes *createBURRListDAGScheduler(SelectionDAGISel *IS,
 
69
                                               CodeGenOpt::Level OptLevel);
 
70
 
 
71
/// createTDRRListDAGScheduler - This creates a top down register usage
 
72
/// reduction list scheduler.
 
73
ScheduleDAGSDNodes *createTDRRListDAGScheduler(SelectionDAGISel *IS,
 
74
                                               CodeGenOpt::Level OptLevel);
 
75
 
 
76
/// createBURRListDAGScheduler - This creates a bottom up list scheduler that
 
77
/// schedules nodes in source code order when possible.
 
78
ScheduleDAGSDNodes *createSourceListDAGScheduler(SelectionDAGISel *IS,
 
79
                                                 CodeGenOpt::Level OptLevel);
 
80
 
 
81
/// createHybridListDAGScheduler - This creates a bottom up register pressure
 
82
/// aware list scheduler that make use of latency information to avoid stalls
 
83
/// for long latency instructions in low register pressure mode. In high
 
84
/// register pressure mode it schedules to reduce register pressure.
 
85
ScheduleDAGSDNodes *createHybridListDAGScheduler(SelectionDAGISel *IS,
 
86
                                                 CodeGenOpt::Level);
 
87
 
 
88
/// createILPListDAGScheduler - This creates a bottom up register pressure
 
89
/// aware list scheduler that tries to increase instruction level parallelism
 
90
/// in low register pressure mode. In high register pressure mode it schedules
 
91
/// to reduce register pressure.
 
92
ScheduleDAGSDNodes *createILPListDAGScheduler(SelectionDAGISel *IS,
 
93
                                              CodeGenOpt::Level);
 
94
/// createTDListDAGScheduler - This creates a top-down list scheduler with
 
95
/// a hazard recognizer.
 
96
ScheduleDAGSDNodes *createTDListDAGScheduler(SelectionDAGISel *IS,
 
97
                                             CodeGenOpt::Level OptLevel);
 
98
 
 
99
/// createFastDAGScheduler - This creates a "fast" scheduler.
 
100
///
 
101
ScheduleDAGSDNodes *createFastDAGScheduler(SelectionDAGISel *IS,
 
102
                                           CodeGenOpt::Level OptLevel);
 
103
 
 
104
/// createDefaultScheduler - This creates an instruction scheduler appropriate
 
105
/// for the target.
 
106
ScheduleDAGSDNodes *createDefaultScheduler(SelectionDAGISel *IS,
 
107
                                           CodeGenOpt::Level OptLevel);
 
108
 
 
109
} // end namespace llvm
 
110
 
 
111
#endif