1
; RUN: llc < %s -march=arm -mattr=+neon | FileCheck %s
3
define <8 x i8> @vcgts8(<8 x i8>* %A, <8 x i8>* %B) nounwind {
6
%tmp1 = load <8 x i8>* %A
7
%tmp2 = load <8 x i8>* %B
8
%tmp3 = icmp sgt <8 x i8> %tmp1, %tmp2
9
%tmp4 = sext <8 x i1> %tmp3 to <8 x i8>
13
define <4 x i16> @vcgts16(<4 x i16>* %A, <4 x i16>* %B) nounwind {
16
%tmp1 = load <4 x i16>* %A
17
%tmp2 = load <4 x i16>* %B
18
%tmp3 = icmp sgt <4 x i16> %tmp1, %tmp2
19
%tmp4 = sext <4 x i1> %tmp3 to <4 x i16>
23
define <2 x i32> @vcgts32(<2 x i32>* %A, <2 x i32>* %B) nounwind {
26
%tmp1 = load <2 x i32>* %A
27
%tmp2 = load <2 x i32>* %B
28
%tmp3 = icmp sgt <2 x i32> %tmp1, %tmp2
29
%tmp4 = sext <2 x i1> %tmp3 to <2 x i32>
33
define <8 x i8> @vcgtu8(<8 x i8>* %A, <8 x i8>* %B) nounwind {
36
%tmp1 = load <8 x i8>* %A
37
%tmp2 = load <8 x i8>* %B
38
%tmp3 = icmp ugt <8 x i8> %tmp1, %tmp2
39
%tmp4 = sext <8 x i1> %tmp3 to <8 x i8>
43
define <4 x i16> @vcgtu16(<4 x i16>* %A, <4 x i16>* %B) nounwind {
46
%tmp1 = load <4 x i16>* %A
47
%tmp2 = load <4 x i16>* %B
48
%tmp3 = icmp ugt <4 x i16> %tmp1, %tmp2
49
%tmp4 = sext <4 x i1> %tmp3 to <4 x i16>
53
define <2 x i32> @vcgtu32(<2 x i32>* %A, <2 x i32>* %B) nounwind {
56
%tmp1 = load <2 x i32>* %A
57
%tmp2 = load <2 x i32>* %B
58
%tmp3 = icmp ugt <2 x i32> %tmp1, %tmp2
59
%tmp4 = sext <2 x i1> %tmp3 to <2 x i32>
63
define <2 x i32> @vcgtf32(<2 x float>* %A, <2 x float>* %B) nounwind {
66
%tmp1 = load <2 x float>* %A
67
%tmp2 = load <2 x float>* %B
68
%tmp3 = fcmp ogt <2 x float> %tmp1, %tmp2
69
%tmp4 = sext <2 x i1> %tmp3 to <2 x i32>
73
define <16 x i8> @vcgtQs8(<16 x i8>* %A, <16 x i8>* %B) nounwind {
76
%tmp1 = load <16 x i8>* %A
77
%tmp2 = load <16 x i8>* %B
78
%tmp3 = icmp sgt <16 x i8> %tmp1, %tmp2
79
%tmp4 = sext <16 x i1> %tmp3 to <16 x i8>
83
define <8 x i16> @vcgtQs16(<8 x i16>* %A, <8 x i16>* %B) nounwind {
86
%tmp1 = load <8 x i16>* %A
87
%tmp2 = load <8 x i16>* %B
88
%tmp3 = icmp sgt <8 x i16> %tmp1, %tmp2
89
%tmp4 = sext <8 x i1> %tmp3 to <8 x i16>
93
define <4 x i32> @vcgtQs32(<4 x i32>* %A, <4 x i32>* %B) nounwind {
96
%tmp1 = load <4 x i32>* %A
97
%tmp2 = load <4 x i32>* %B
98
%tmp3 = icmp sgt <4 x i32> %tmp1, %tmp2
99
%tmp4 = sext <4 x i1> %tmp3 to <4 x i32>
103
define <16 x i8> @vcgtQu8(<16 x i8>* %A, <16 x i8>* %B) nounwind {
106
%tmp1 = load <16 x i8>* %A
107
%tmp2 = load <16 x i8>* %B
108
%tmp3 = icmp ugt <16 x i8> %tmp1, %tmp2
109
%tmp4 = sext <16 x i1> %tmp3 to <16 x i8>
113
define <8 x i16> @vcgtQu16(<8 x i16>* %A, <8 x i16>* %B) nounwind {
116
%tmp1 = load <8 x i16>* %A
117
%tmp2 = load <8 x i16>* %B
118
%tmp3 = icmp ugt <8 x i16> %tmp1, %tmp2
119
%tmp4 = sext <8 x i1> %tmp3 to <8 x i16>
123
define <4 x i32> @vcgtQu32(<4 x i32>* %A, <4 x i32>* %B) nounwind {
126
%tmp1 = load <4 x i32>* %A
127
%tmp2 = load <4 x i32>* %B
128
%tmp3 = icmp ugt <4 x i32> %tmp1, %tmp2
129
%tmp4 = sext <4 x i1> %tmp3 to <4 x i32>
133
define <4 x i32> @vcgtQf32(<4 x float>* %A, <4 x float>* %B) nounwind {
136
%tmp1 = load <4 x float>* %A
137
%tmp2 = load <4 x float>* %B
138
%tmp3 = fcmp ogt <4 x float> %tmp1, %tmp2
139
%tmp4 = sext <4 x i1> %tmp3 to <4 x i32>
143
define <2 x i32> @vacgtf32(<2 x float>* %A, <2 x float>* %B) nounwind {
146
%tmp1 = load <2 x float>* %A
147
%tmp2 = load <2 x float>* %B
148
%tmp3 = call <2 x i32> @llvm.arm.neon.vacgtd(<2 x float> %tmp1, <2 x float> %tmp2)
152
define <4 x i32> @vacgtQf32(<4 x float>* %A, <4 x float>* %B) nounwind {
155
%tmp1 = load <4 x float>* %A
156
%tmp2 = load <4 x float>* %B
157
%tmp3 = call <4 x i32> @llvm.arm.neon.vacgtq(<4 x float> %tmp1, <4 x float> %tmp2)
161
declare <2 x i32> @llvm.arm.neon.vacgtd(<2 x float>, <2 x float>) nounwind readnone
162
declare <4 x i32> @llvm.arm.neon.vacgtq(<4 x float>, <4 x float>) nounwind readnone