~ubuntu-branches/ubuntu/precise/linux-ti-omap4/precise-security

« back to all changes in this revision

Viewing changes to arch/arm/plat-mxc/include/mach/mx53.h

  • Committer: Package Import Robot
  • Author(s): Paolo Pisati, Paolo Pisati
  • Date: 2011-12-06 15:56:07 UTC
  • Revision ID: package-import@ubuntu.com-20111206155607-pcf44kv5fmhk564f
Tags: 3.2.0-1401.1
[ Paolo Pisati ]

* Rebased on top of Ubuntu-3.2.0-3.8
* Tilt-tracking @ ef2487af4bb15bdd0689631774b5a5e3a59f74e2
* Delete debian.ti-omap4/control, it shoudln't be tracked
* Fix architecture spelling (s/armel/armhf/)
* [Config] Update configs following 3.2 import
* [Config] Fix compilation: disable CODA and ARCH_OMAP3
* [Config] Fix compilation: disable Ethernet Faraday
* Update series to precise

Show diffs side-by-side

added added

removed removed

Lines of Context:
9
9
 
10
10
/* TZIC */
11
11
#define MX53_TZIC_BASE_ADDR             0x0FFFC000
 
12
#define MX53_TZIC_SIZE                  SZ_16K
12
13
 
13
14
/*
14
15
 * AHCI SATA
145
146
/*
146
147
 * Memory regions and CS
147
148
 */
148
 
#define MX53_CSD0_BASE_ADDR             0x90000000
149
 
#define MX53_CSD1_BASE_ADDR             0xA0000000
150
 
#define MX53_CS0_BASE_ADDR              0xB0000000
151
 
#define MX53_CS1_BASE_ADDR              0xB8000000
152
 
#define MX53_CS2_BASE_ADDR              0xC0000000
153
 
#define MX53_CS3_BASE_ADDR              0xC8000000
154
 
#define MX53_CS4_BASE_ADDR              0xCC000000
155
 
#define MX53_CS5_BASE_ADDR              0xCE000000
 
149
#define MX53_CSD0_BASE_ADDR             0x70000000
 
150
#define MX53_CSD1_BASE_ADDR             0xB0000000
 
151
#define MX53_CS0_BASE_ADDR              0xF0000000
 
152
#define MX53_CS1_32MB_BASE_ADDR 0xF2000000
 
153
#define MX53_CS1_64MB_BASE_ADDR         0xF4000000
 
154
#define MX53_CS2_64MB_BASE_ADDR         0xF4000000
 
155
#define MX53_CS2_96MB_BASE_ADDR         0xF6000000
 
156
#define MX53_CS3_BASE_ADDR              0xF6000000
156
157
 
157
158
#define MX53_IO_P2V(x)                  IMX_IO_P2V(x)
158
159
#define MX53_IO_ADDRESS(x)              IOMEM(MX53_IO_P2V(x))
176
177
/*
177
178
 * DMA request assignments
178
179
 */
179
 
#define MX53_DMA_REQ_SSI3_TX1           47
180
 
#define MX53_DMA_REQ_SSI3_RX1           46
181
 
#define MX53_DMA_REQ_SSI3_TX2           45
182
 
#define MX53_DMA_REQ_SSI3_RX2           44
 
180
#define MX53_DMA_REQ_SSI3_TX0           47
 
181
#define MX53_DMA_REQ_SSI3_RX0           46
 
182
#define MX53_DMA_REQ_SSI3_TX1           45
 
183
#define MX53_DMA_REQ_SSI3_RX1           44
183
184
#define MX53_DMA_REQ_UART3_TX   43
184
185
#define MX53_DMA_REQ_UART3_RX   42
185
186
#define MX53_DMA_REQ_ESAI_TX            41
194
195
#define MX53_DMA_REQ_ASRC_DMA1  32
195
196
#define MX53_DMA_REQ_EMI_WR             31
196
197
#define MX53_DMA_REQ_EMI_RD             30
197
 
#define MX53_DMA_REQ_SSI1_TX1           29
198
 
#define MX53_DMA_REQ_SSI1_RX1           28
199
 
#define MX53_DMA_REQ_SSI1_TX2           27
200
 
#define MX53_DMA_REQ_SSI1_RX2           26
201
 
#define MX53_DMA_REQ_SSI2_TX1           25
202
 
#define MX53_DMA_REQ_SSI2_RX1           24
203
 
#define MX53_DMA_REQ_SSI2_TX2           23
204
 
#define MX53_DMA_REQ_SSI2_RX2           22
 
198
#define MX53_DMA_REQ_SSI1_TX0           29
 
199
#define MX53_DMA_REQ_SSI1_RX0           28
 
200
#define MX53_DMA_REQ_SSI1_TX1           27
 
201
#define MX53_DMA_REQ_SSI1_RX1           26
 
202
#define MX53_DMA_REQ_SSI2_TX0           25
 
203
#define MX53_DMA_REQ_SSI2_RX0           24
 
204
#define MX53_DMA_REQ_SSI2_TX1           23
 
205
#define MX53_DMA_REQ_SSI2_RX1           22
205
206
#define MX53_DMA_REQ_I2C2_SDHC2 21
206
207
#define MX53_DMA_REQ_I2C1_SDHC1 20
207
208
#define MX53_DMA_REQ_UART1_TX   19
233
234
#define MX53_INT_ESDHC2 2
234
235
#define MX53_INT_ESDHC3 3
235
236
#define MX53_INT_ESDHC4 4
236
 
#define MX53_INT_RESV5  5
 
237
#define MX53_INT_DAP    5
237
238
#define MX53_INT_SDMA   6
238
239
#define MX53_INT_IOMUX  7
239
240
#define MX53_INT_NFC    8
241
242
#define MX53_INT_IPU_ERR        10
242
243
#define MX53_INT_IPU_SYN        11
243
244
#define MX53_INT_GPU    12
244
 
#define MX53_INT_RESV13 13
 
245
#define MX53_INT_UART4  13
245
246
#define MX53_INT_USB_H1 14
246
247
#define MX53_INT_EMI    15
247
248
#define MX53_INT_USB_H2 16
262
263
#define MX53_INT_UART1  31
263
264
#define MX53_INT_UART2  32
264
265
#define MX53_INT_UART3  33
265
 
#define MX53_INT_RESV34 34
266
 
#define MX53_INT_RESV35 35
 
266
#define MX53_INT_RTC    34
 
267
#define MX53_INT_PTP    35
267
268
#define MX53_INT_ECSPI1 36
268
269
#define MX53_INT_ECSPI2 37
269
270
#define MX53_INT_CSPI   38
293
294
#define MX53_INT_I2C1   62
294
295
#define MX53_INT_I2C2   63
295
296
#define MX53_INT_I2C3   64
296
 
#define MX53_INT_RESV65 65
297
 
#define MX53_INT_RESV66 66
 
297
#define MX53_INT_MLB    65
 
298
#define MX53_INT_ASRC   66
298
299
#define MX53_INT_SPDIF  67
299
300
#define MX53_INT_SIM_DAT        68
300
301
#define MX53_INT_IIM    69
314
315
#define MX53_INT_CAN2   83
315
316
#define MX53_INT_GPU2_IRQ       84
316
317
#define MX53_INT_GPU2_BUSY      85
317
 
#define MX53_INT_RESV86 86
 
318
#define MX53_INT_UART5  86
318
319
#define MX53_INT_FEC    87
319
320
#define MX53_INT_OWIRE  88
320
321
#define MX53_INT_CTI1_TG2       89