~ubuntu-branches/ubuntu/trusty/linux-armadaxp/trusty

« back to all changes in this revision

Viewing changes to arch/mips/kernel/cevt-r4k.c

  • Committer: Package Import Robot
  • Author(s): Michael Casadevall, Bryan Wu, Dann Frazier, Michael Casadeall
  • Date: 2012-03-10 15:00:54 UTC
  • mfrom: (1.1.1)
  • Revision ID: package-import@ubuntu.com-20120310150054-flugb39zon8vvgwe
Tags: 3.2.0-1600.1
[ Bryan Wu ]
* UBUNTU: import debian/debian.env and debian.armadaxp

[ Dann Frazier ]
* ARM: Armada XP: remove trailing '/' in dirnames in mvRules.mk

[ Michael Casadeall ]
* tools: add some tools for Marvell Armada XP processor
* kernel: timer tick hacking from Marvell
* kernel: Sheeva Errata: add delay on Sheeva when powering down
* net: add Marvell NFP netfilter
* net: socket and skb modifications made by Marvell
* miscdevice: add minor IDs for some Marvell Armada drivers
* fs: introduce memory pool for splice()
* video: EDID detection updates from Marvell Armada XP patchset
* video: backlight: add Marvell Dove LCD backlight driver
* video: display: add THS8200 display driver
* video: framebuffer: add Marvell Dove and Armada XP processor onchip LCD controller driver
* usbtest: add Interrupt transfer testing by Marvell Armada XP code
* usb: ehci: add support for Marvell EHCI controler
* tty/serial: 8250: add support for Marvell Armada XP processor and DeviceTree work
* rtc: add support for Marvell Armada XP onchip RTC controller
* net: pppoe: add Marvell ethernet NFP hook in PPPoE networking driver
* mtd: nand: add support for Marvell Armada XP Nand Flash Controller
* mtd: maps: add Marvell Armada XP specific map driver
* mmc: add support for Marvell Armada XP MMC/SD host controller
* i2c: add support for Marvell Armada XP onchip i2c bus controller
* hwmon: add Kconfig option for Armada XP onchip thermal sensor driver
* dmaengine: add Net DMA support for splice and update Marvell XOR DMA engine driver
* ata: add support for Marvell Armada XP SATA controller and update some quirks
* ARM: add Marvell Armada XP machine to mach-types
* ARM: oprofile: add support for Marvell PJ4B core
* ARM: mm: more ARMv6 switches for Marvell Armada XP
* ARM: remove static declaration to allow compilation
* ARM: alignment access fault trick
* ARM: mm: skip some fault fixing when run on NONE SMP ARMv6 mode during early abort event
* ARM: mm: add Marvell Sheeva CPU Architecture for PJ4B
* ARM: introduce optimized copy operation for Marvell Armada XP
* ARM: SAUCE: hardware breakpoint trick for Marvell Armada XP
* ARM: big endian and little endian tricks for Marvell Armada XP
* ARM: SAUCE: Add Marvell Armada XP build rules to arch/arm/kernel/Makefile
* ARM: vfp: add special handling for Marvell Armada XP
* ARM: add support for Marvell U-Boot
* ARM: add mv_controller_num for ARM PCI drivers
* ARM: add support for local PMUs, general SMP tweaks and cache flushing
* ARM: add Marvell device identifies in glue-proc.h
* ARM: add IPC driver support for Marvell platforms
* ARM: add DMA mapping for Marvell platforms
* ARM: add Sheeva errata and PJ4B code for booting
* ARM: update Kconfig and Makefile to include Marvell Armada XP platforms
* ARM: Armada XP: import LSP from Marvell for Armada XP 3.2 kernel enablement

Show diffs side-by-side

added added

removed removed

Lines of Context:
103
103
 
104
104
/*
105
105
 * Compare interrupt can be routed and latched outside the core,
106
 
 * so a single execution hazard barrier may not be enough to give
107
 
 * it time to clear as seen in the Cause register.  4 time the
108
 
 * pipeline depth seems reasonably conservative, and empirically
109
 
 * works better in configurations with high CPU/bus clock ratios.
 
106
 * so wait up to worst case number of cycle counter ticks for timer interrupt
 
107
 * changes to propagate to the cause register.
110
108
 */
111
 
 
112
 
#define compare_change_hazard() \
113
 
        do { \
114
 
                irq_disable_hazard(); \
115
 
                irq_disable_hazard(); \
116
 
                irq_disable_hazard(); \
117
 
                irq_disable_hazard(); \
118
 
        } while (0)
 
109
#define COMPARE_INT_SEEN_TICKS 50
119
110
 
120
111
int c0_compare_int_usable(void)
121
112
{
126
117
         * IP7 already pending?  Try to clear it by acking the timer.
127
118
         */
128
119
        if (c0_compare_int_pending()) {
129
 
                write_c0_compare(read_c0_count());
130
 
                compare_change_hazard();
 
120
                cnt = read_c0_count();
 
121
                write_c0_compare(cnt);
 
122
                back_to_back_c0_hazard();
 
123
                while (read_c0_count() < (cnt  + COMPARE_INT_SEEN_TICKS))
 
124
                        if (!c0_compare_int_pending())
 
125
                                break;
131
126
                if (c0_compare_int_pending())
132
127
                        return 0;
133
128
        }
136
131
                cnt = read_c0_count();
137
132
                cnt += delta;
138
133
                write_c0_compare(cnt);
139
 
                compare_change_hazard();
 
134
                back_to_back_c0_hazard();
140
135
                if ((int)(read_c0_count() - cnt) < 0)
141
136
                    break;
142
137
                /* increase delta if the timer was already expired */
145
140
        while ((int)(read_c0_count() - cnt) <= 0)
146
141
                ;       /* Wait for expiry  */
147
142
 
148
 
        compare_change_hazard();
 
143
        while (read_c0_count() < (cnt + COMPARE_INT_SEEN_TICKS))
 
144
                if (c0_compare_int_pending())
 
145
                        break;
149
146
        if (!c0_compare_int_pending())
150
147
                return 0;
151
 
 
152
 
        write_c0_compare(read_c0_count());
153
 
        compare_change_hazard();
 
148
        cnt = read_c0_count();
 
149
        write_c0_compare(cnt);
 
150
        back_to_back_c0_hazard();
 
151
        while (read_c0_count() < (cnt + COMPARE_INT_SEEN_TICKS))
 
152
                if (!c0_compare_int_pending())
 
153
                        break;
154
154
        if (c0_compare_int_pending())
155
155
                return 0;
156
156