~ubuntu-branches/ubuntu/trusty/linux-armadaxp/trusty

« back to all changes in this revision

Viewing changes to drivers/staging/tty/digiPCI.h

  • Committer: Package Import Robot
  • Author(s): Michael Casadevall, Bryan Wu, Dann Frazier, Michael Casadeall
  • Date: 2012-03-10 15:00:54 UTC
  • mfrom: (1.1.1)
  • Revision ID: package-import@ubuntu.com-20120310150054-flugb39zon8vvgwe
Tags: 3.2.0-1600.1
[ Bryan Wu ]
* UBUNTU: import debian/debian.env and debian.armadaxp

[ Dann Frazier ]
* ARM: Armada XP: remove trailing '/' in dirnames in mvRules.mk

[ Michael Casadeall ]
* tools: add some tools for Marvell Armada XP processor
* kernel: timer tick hacking from Marvell
* kernel: Sheeva Errata: add delay on Sheeva when powering down
* net: add Marvell NFP netfilter
* net: socket and skb modifications made by Marvell
* miscdevice: add minor IDs for some Marvell Armada drivers
* fs: introduce memory pool for splice()
* video: EDID detection updates from Marvell Armada XP patchset
* video: backlight: add Marvell Dove LCD backlight driver
* video: display: add THS8200 display driver
* video: framebuffer: add Marvell Dove and Armada XP processor onchip LCD controller driver
* usbtest: add Interrupt transfer testing by Marvell Armada XP code
* usb: ehci: add support for Marvell EHCI controler
* tty/serial: 8250: add support for Marvell Armada XP processor and DeviceTree work
* rtc: add support for Marvell Armada XP onchip RTC controller
* net: pppoe: add Marvell ethernet NFP hook in PPPoE networking driver
* mtd: nand: add support for Marvell Armada XP Nand Flash Controller
* mtd: maps: add Marvell Armada XP specific map driver
* mmc: add support for Marvell Armada XP MMC/SD host controller
* i2c: add support for Marvell Armada XP onchip i2c bus controller
* hwmon: add Kconfig option for Armada XP onchip thermal sensor driver
* dmaengine: add Net DMA support for splice and update Marvell XOR DMA engine driver
* ata: add support for Marvell Armada XP SATA controller and update some quirks
* ARM: add Marvell Armada XP machine to mach-types
* ARM: oprofile: add support for Marvell PJ4B core
* ARM: mm: more ARMv6 switches for Marvell Armada XP
* ARM: remove static declaration to allow compilation
* ARM: alignment access fault trick
* ARM: mm: skip some fault fixing when run on NONE SMP ARMv6 mode during early abort event
* ARM: mm: add Marvell Sheeva CPU Architecture for PJ4B
* ARM: introduce optimized copy operation for Marvell Armada XP
* ARM: SAUCE: hardware breakpoint trick for Marvell Armada XP
* ARM: big endian and little endian tricks for Marvell Armada XP
* ARM: SAUCE: Add Marvell Armada XP build rules to arch/arm/kernel/Makefile
* ARM: vfp: add special handling for Marvell Armada XP
* ARM: add support for Marvell U-Boot
* ARM: add mv_controller_num for ARM PCI drivers
* ARM: add support for local PMUs, general SMP tweaks and cache flushing
* ARM: add Marvell device identifies in glue-proc.h
* ARM: add IPC driver support for Marvell platforms
* ARM: add DMA mapping for Marvell platforms
* ARM: add Sheeva errata and PJ4B code for booting
* ARM: update Kconfig and Makefile to include Marvell Armada XP platforms
* ARM: Armada XP: import LSP from Marvell for Armada XP 3.2 kernel enablement

Show diffs side-by-side

added added

removed removed

Lines of Context:
1
 
/*************************************************************************
2
 
 * Defines and structure definitions for PCI BIOS Interface 
3
 
 *************************************************************************/
4
 
#define PCIMAX  32              /* maximum number of PCI boards */
5
 
 
6
 
 
7
 
#define PCI_VENDOR_DIGI         0x114F
8
 
#define PCI_DEVICE_EPC          0x0002
9
 
#define PCI_DEVICE_RIGHTSWITCH 0x0003  /* For testing */
10
 
#define PCI_DEVICE_XEM          0x0004
11
 
#define PCI_DEVICE_XR           0x0005
12
 
#define PCI_DEVICE_CX           0x0006
13
 
#define PCI_DEVICE_XRJ          0x0009   /* Jupiter boards with */
14
 
#define PCI_DEVICE_EPCJ         0x000a   /* PLX 9060 chip for PCI  */
15
 
 
16
 
 
17
 
/*
18
 
 * On the PCI boards, there is no IO space allocated 
19
 
 * The I/O registers will be in the first 3 bytes of the   
20
 
 * upper 2MB of the 4MB memory space.  The board memory 
21
 
 * will be mapped into the low 2MB of the 4MB memory space 
22
 
 */
23
 
 
24
 
/* Potential location of PCI Bios from E0000 to FFFFF*/
25
 
#define PCI_BIOS_SIZE           0x00020000      
26
 
 
27
 
/* Size of Memory and I/O for PCI (4MB) */
28
 
#define PCI_RAM_SIZE            0x00400000      
29
 
 
30
 
/* Size of Memory (2MB) */
31
 
#define PCI_MEM_SIZE            0x00200000      
32
 
 
33
 
/* Offset of I/0 in Memory (2MB) */
34
 
#define PCI_IO_OFFSET           0x00200000      
35
 
 
36
 
#define MEMOUTB(basemem, pnum, setmemval)  *(caddr_t)((basemem) + ( PCI_IO_OFFSET | pnum << 4 | pnum )) = (setmemval)
37
 
#define MEMINB(basemem, pnum)  *(caddr_t)((basemem) + (PCI_IO_OFFSET | pnum << 4 | pnum ))   /* for PCI I/O */
38
 
 
39
 
 
40
 
 
41
 
 
42