~ubuntu-branches/debian/wheezy/linux-2.6/wheezy

« back to all changes in this revision

Viewing changes to drivers/net/wireless/iwlegacy/iwl-csr.h

  • Committer: Bazaar Package Importer
  • Author(s): Ben Hutchings, Ben Hutchings, Aurelien Jarno
  • Date: 2011-06-07 12:14:05 UTC
  • mfrom: (43.1.9 sid)
  • Revision ID: james.westby@ubuntu.com-20110607121405-i3h1rd7nrnd2b73h
Tags: 2.6.39-2
[ Ben Hutchings ]
* [x86] Enable BACKLIGHT_APPLE, replacing BACKLIGHT_MBP_NVIDIA
  (Closes: #627492)
* cgroups: Disable memory resource controller by default. Allow it
  to be enabled using kernel parameter 'cgroup_enable=memory'.
* rt2800usb: Enable support for more USB devices including
  Linksys WUSB600N (Closes: #596626) (this change was accidentally
  omitted from 2.6.39-1)
* [x86] Remove Celeron from list of processors supporting PAE. Most
  'Celeron M' models do not.
* Update debconf template translations:
  - Swedish (Martin Bagge) (Closes: #628932)
  - French (David Prévot) (Closes: #628191)
* aufs: Update for 2.6.39 (Closes: #627837)
* Add stable 2.6.39.1, including:
  - ext4: dont set PageUptodate in ext4_end_bio()
  - pata_cmd64x: fix boot crash on parisc (Closes: #622997, #622745)
  - ext3: Fix fs corruption when make_indexed_dir() fails
  - netfilter: nf_ct_sip: validate Content-Length in TCP SIP messages
  - sctp: fix race between sctp_bind_addr_free() and
    sctp_bind_addr_conflict()
  - sctp: fix memory leak of the ASCONF queue when free asoc
  - md/bitmap: fix saving of events_cleared and other state
  - cdc_acm: Fix oops when Droids MuIn LCD is connected
  - cx88: Fix conversion from BKL to fine-grained locks (Closes: #619827)
  - keys: Set cred->user_ns in key_replace_session_keyring (CVE-2011-2184)
  - tmpfs: fix race between truncate and writepage
  - nfs41: Correct offset for LAYOUTCOMMIT
  - xen/mmu: fix a race window causing leave_mm BUG()
  - ext4: fix possible use-after-free in ext4_remove_li_request()
  For the complete list of changes, see:
   http://www.kernel.org/pub/linux/kernel/v2.6/ChangeLog-2.6.39.1
* Bump ABI to 2
* netfilter: Enable IP_SET, IP_SET_BITMAP_IP, IP_SET_BITMAP_IPMAC,
  IP_SET_BITMAP_PORT, IP_SET_HASH_IP, IP_SET_HASH_IPPORT,
  IP_SET_HASH_IPPORTIP, IP_SET_HASH_IPPORTNET, IP_SET_HASH_NET,
  IP_SET_HASH_NETPORT, IP_SET_LIST_SET, NETFILTER_XT_SET as modules
  (Closes: #629401)

[ Aurelien Jarno ]
* [mipsel/loongson-2f] Disable_SCSI_LPFC to workaround GCC ICE.

Show diffs side-by-side

added added

removed removed

Lines of Context:
 
1
/******************************************************************************
 
2
 *
 
3
 * This file is provided under a dual BSD/GPLv2 license.  When using or
 
4
 * redistributing this file, you may do so under either license.
 
5
 *
 
6
 * GPL LICENSE SUMMARY
 
7
 *
 
8
 * Copyright(c) 2005 - 2011 Intel Corporation. All rights reserved.
 
9
 *
 
10
 * This program is free software; you can redistribute it and/or modify
 
11
 * it under the terms of version 2 of the GNU General Public License as
 
12
 * published by the Free Software Foundation.
 
13
 *
 
14
 * This program is distributed in the hope that it will be useful, but
 
15
 * WITHOUT ANY WARRANTY; without even the implied warranty of
 
16
 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
 
17
 * General Public License for more details.
 
18
 *
 
19
 * You should have received a copy of the GNU General Public License
 
20
 * along with this program; if not, write to the Free Software
 
21
 * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110,
 
22
 * USA
 
23
 *
 
24
 * The full GNU General Public License is included in this distribution
 
25
 * in the file called LICENSE.GPL.
 
26
 *
 
27
 * Contact Information:
 
28
 *  Intel Linux Wireless <ilw@linux.intel.com>
 
29
 * Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
 
30
 *
 
31
 * BSD LICENSE
 
32
 *
 
33
 * Copyright(c) 2005 - 2011 Intel Corporation. All rights reserved.
 
34
 * All rights reserved.
 
35
 *
 
36
 * Redistribution and use in source and binary forms, with or without
 
37
 * modification, are permitted provided that the following conditions
 
38
 * are met:
 
39
 *
 
40
 *  * Redistributions of source code must retain the above copyright
 
41
 *    notice, this list of conditions and the following disclaimer.
 
42
 *  * Redistributions in binary form must reproduce the above copyright
 
43
 *    notice, this list of conditions and the following disclaimer in
 
44
 *    the documentation and/or other materials provided with the
 
45
 *    distribution.
 
46
 *  * Neither the name Intel Corporation nor the names of its
 
47
 *    contributors may be used to endorse or promote products derived
 
48
 *    from this software without specific prior written permission.
 
49
 *
 
50
 * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
 
51
 * "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
 
52
 * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
 
53
 * A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
 
54
 * OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
 
55
 * SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
 
56
 * LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
 
57
 * DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
 
58
 * THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
 
59
 * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
 
60
 * OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
 
61
 *
 
62
 *****************************************************************************/
 
63
#ifndef __iwl_legacy_csr_h__
 
64
#define __iwl_legacy_csr_h__
 
65
/*
 
66
 * CSR (control and status registers)
 
67
 *
 
68
 * CSR registers are mapped directly into PCI bus space, and are accessible
 
69
 * whenever platform supplies power to device, even when device is in
 
70
 * low power states due to driver-invoked device resets
 
71
 * (e.g. CSR_RESET_REG_FLAG_SW_RESET) or uCode-driven power-saving modes.
 
72
 *
 
73
 * Use iwl_write32() and iwl_read32() family to access these registers;
 
74
 * these provide simple PCI bus access, without waking up the MAC.
 
75
 * Do not use iwl_legacy_write_direct32() family for these registers;
 
76
 * no need to "grab nic access" via CSR_GP_CNTRL_REG_FLAG_MAC_ACCESS_REQ.
 
77
 * The MAC (uCode processor, etc.) does not need to be powered up for accessing
 
78
 * the CSR registers.
 
79
 *
 
80
 * NOTE:  Device does need to be awake in order to read this memory
 
81
 *        via CSR_EEPROM register
 
82
 */
 
83
#define CSR_BASE    (0x000)
 
84
 
 
85
#define CSR_HW_IF_CONFIG_REG    (CSR_BASE+0x000) /* hardware interface config */
 
86
#define CSR_INT_COALESCING      (CSR_BASE+0x004) /* accum ints, 32-usec units */
 
87
#define CSR_INT                 (CSR_BASE+0x008) /* host interrupt status/ack */
 
88
#define CSR_INT_MASK            (CSR_BASE+0x00c) /* host interrupt enable */
 
89
#define CSR_FH_INT_STATUS       (CSR_BASE+0x010) /* busmaster int status/ack*/
 
90
#define CSR_GPIO_IN             (CSR_BASE+0x018) /* read external chip pins */
 
91
#define CSR_RESET               (CSR_BASE+0x020) /* busmaster enable, NMI, etc*/
 
92
#define CSR_GP_CNTRL            (CSR_BASE+0x024)
 
93
 
 
94
/* 2nd byte of CSR_INT_COALESCING, not accessible via iwl_write32()! */
 
95
#define CSR_INT_PERIODIC_REG    (CSR_BASE+0x005)
 
96
 
 
97
/*
 
98
 * Hardware revision info
 
99
 * Bit fields:
 
100
 * 31-8:  Reserved
 
101
 *  7-4:  Type of device:  see CSR_HW_REV_TYPE_xxx definitions
 
102
 *  3-2:  Revision step:  0 = A, 1 = B, 2 = C, 3 = D
 
103
 *  1-0:  "Dash" (-) value, as in A-1, etc.
 
104
 *
 
105
 * NOTE:  Revision step affects calculation of CCK txpower for 4965.
 
106
 * NOTE:  See also CSR_HW_REV_WA_REG (work-around for bug in 4965).
 
107
 */
 
108
#define CSR_HW_REV              (CSR_BASE+0x028)
 
109
 
 
110
/*
 
111
 * EEPROM memory reads
 
112
 *
 
113
 * NOTE:  Device must be awake, initialized via apm_ops.init(),
 
114
 *        in order to read.
 
115
 */
 
116
#define CSR_EEPROM_REG          (CSR_BASE+0x02c)
 
117
#define CSR_EEPROM_GP           (CSR_BASE+0x030)
 
118
 
 
119
#define CSR_GIO_REG             (CSR_BASE+0x03C)
 
120
#define CSR_GP_UCODE_REG        (CSR_BASE+0x048)
 
121
#define CSR_GP_DRIVER_REG       (CSR_BASE+0x050)
 
122
 
 
123
/*
 
124
 * UCODE-DRIVER GP (general purpose) mailbox registers.
 
125
 * SET/CLR registers set/clear bit(s) if "1" is written.
 
126
 */
 
127
#define CSR_UCODE_DRV_GP1       (CSR_BASE+0x054)
 
128
#define CSR_UCODE_DRV_GP1_SET   (CSR_BASE+0x058)
 
129
#define CSR_UCODE_DRV_GP1_CLR   (CSR_BASE+0x05c)
 
130
#define CSR_UCODE_DRV_GP2       (CSR_BASE+0x060)
 
131
 
 
132
#define CSR_LED_REG             (CSR_BASE+0x094)
 
133
#define CSR_DRAM_INT_TBL_REG    (CSR_BASE+0x0A0)
 
134
 
 
135
/* GIO Chicken Bits (PCI Express bus link power management) */
 
136
#define CSR_GIO_CHICKEN_BITS    (CSR_BASE+0x100)
 
137
 
 
138
/* Analog phase-lock-loop configuration  */
 
139
#define CSR_ANA_PLL_CFG         (CSR_BASE+0x20c)
 
140
 
 
141
/*
 
142
 * CSR Hardware Revision Workaround Register.  Indicates hardware rev;
 
143
 * "step" determines CCK backoff for txpower calculation.  Used for 4965 only.
 
144
 * See also CSR_HW_REV register.
 
145
 * Bit fields:
 
146
 *  3-2:  0 = A, 1 = B, 2 = C, 3 = D step
 
147
 *  1-0:  "Dash" (-) value, as in C-1, etc.
 
148
 */
 
149
#define CSR_HW_REV_WA_REG               (CSR_BASE+0x22C)
 
150
 
 
151
#define CSR_DBG_HPET_MEM_REG            (CSR_BASE+0x240)
 
152
#define CSR_DBG_LINK_PWR_MGMT_REG       (CSR_BASE+0x250)
 
153
 
 
154
/* Bits for CSR_HW_IF_CONFIG_REG */
 
155
#define CSR49_HW_IF_CONFIG_REG_BIT_4965_R       (0x00000010)
 
156
#define CSR_HW_IF_CONFIG_REG_MSK_BOARD_VER      (0x00000C00)
 
157
#define CSR_HW_IF_CONFIG_REG_BIT_MAC_SI         (0x00000100)
 
158
#define CSR_HW_IF_CONFIG_REG_BIT_RADIO_SI       (0x00000200)
 
159
 
 
160
#define CSR39_HW_IF_CONFIG_REG_BIT_3945_MB         (0x00000100)
 
161
#define CSR39_HW_IF_CONFIG_REG_BIT_3945_MM         (0x00000200)
 
162
#define CSR39_HW_IF_CONFIG_REG_BIT_SKU_MRC            (0x00000400)
 
163
#define CSR39_HW_IF_CONFIG_REG_BIT_BOARD_TYPE         (0x00000800)
 
164
#define CSR39_HW_IF_CONFIG_REG_BITS_SILICON_TYPE_A    (0x00000000)
 
165
#define CSR39_HW_IF_CONFIG_REG_BITS_SILICON_TYPE_B    (0x00001000)
 
166
 
 
167
#define CSR_HW_IF_CONFIG_REG_BIT_HAP_WAKE_L1A   (0x00080000)
 
168
#define CSR_HW_IF_CONFIG_REG_BIT_EEPROM_OWN_SEM (0x00200000)
 
169
#define CSR_HW_IF_CONFIG_REG_BIT_NIC_READY      (0x00400000) /* PCI_OWN_SEM */
 
170
#define CSR_HW_IF_CONFIG_REG_BIT_NIC_PREPARE_DONE (0x02000000) /* ME_OWN */
 
171
#define CSR_HW_IF_CONFIG_REG_PREPARE              (0x08000000) /* WAKE_ME */
 
172
 
 
173
#define CSR_INT_PERIODIC_DIS                    (0x00) /* disable periodic int*/
 
174
#define CSR_INT_PERIODIC_ENA                    (0xFF) /* 255*32 usec ~ 8 msec*/
 
175
 
 
176
/* interrupt flags in INTA, set by uCode or hardware (e.g. dma),
 
177
 * acknowledged (reset) by host writing "1" to flagged bits. */
 
178
#define CSR_INT_BIT_FH_RX        (1 << 31) /* Rx DMA, cmd responses, FH_INT[17:16] */
 
179
#define CSR_INT_BIT_HW_ERR       (1 << 29) /* DMA hardware error FH_INT[31] */
 
180
#define CSR_INT_BIT_RX_PERIODIC  (1 << 28) /* Rx periodic */
 
181
#define CSR_INT_BIT_FH_TX        (1 << 27) /* Tx DMA FH_INT[1:0] */
 
182
#define CSR_INT_BIT_SCD          (1 << 26) /* TXQ pointer advanced */
 
183
#define CSR_INT_BIT_SW_ERR       (1 << 25) /* uCode error */
 
184
#define CSR_INT_BIT_RF_KILL      (1 << 7)  /* HW RFKILL switch GP_CNTRL[27] toggled */
 
185
#define CSR_INT_BIT_CT_KILL      (1 << 6)  /* Critical temp (chip too hot) rfkill */
 
186
#define CSR_INT_BIT_SW_RX        (1 << 3)  /* Rx, command responses, 3945 */
 
187
#define CSR_INT_BIT_WAKEUP       (1 << 1)  /* NIC controller waking up (pwr mgmt) */
 
188
#define CSR_INT_BIT_ALIVE        (1 << 0)  /* uCode interrupts once it initializes */
 
189
 
 
190
#define CSR_INI_SET_MASK        (CSR_INT_BIT_FH_RX   | \
 
191
                                 CSR_INT_BIT_HW_ERR  | \
 
192
                                 CSR_INT_BIT_FH_TX   | \
 
193
                                 CSR_INT_BIT_SW_ERR  | \
 
194
                                 CSR_INT_BIT_RF_KILL | \
 
195
                                 CSR_INT_BIT_SW_RX   | \
 
196
                                 CSR_INT_BIT_WAKEUP  | \
 
197
                                 CSR_INT_BIT_ALIVE)
 
198
 
 
199
/* interrupt flags in FH (flow handler) (PCI busmaster DMA) */
 
200
#define CSR_FH_INT_BIT_ERR       (1 << 31) /* Error */
 
201
#define CSR_FH_INT_BIT_HI_PRIOR  (1 << 30) /* High priority Rx, bypass coalescing */
 
202
#define CSR39_FH_INT_BIT_RX_CHNL2  (1 << 18) /* Rx channel 2 (3945 only) */
 
203
#define CSR_FH_INT_BIT_RX_CHNL1  (1 << 17) /* Rx channel 1 */
 
204
#define CSR_FH_INT_BIT_RX_CHNL0  (1 << 16) /* Rx channel 0 */
 
205
#define CSR39_FH_INT_BIT_TX_CHNL6  (1 << 6)  /* Tx channel 6 (3945 only) */
 
206
#define CSR_FH_INT_BIT_TX_CHNL1  (1 << 1)  /* Tx channel 1 */
 
207
#define CSR_FH_INT_BIT_TX_CHNL0  (1 << 0)  /* Tx channel 0 */
 
208
 
 
209
#define CSR39_FH_INT_RX_MASK    (CSR_FH_INT_BIT_HI_PRIOR | \
 
210
                                 CSR39_FH_INT_BIT_RX_CHNL2 | \
 
211
                                 CSR_FH_INT_BIT_RX_CHNL1 | \
 
212
                                 CSR_FH_INT_BIT_RX_CHNL0)
 
213
 
 
214
 
 
215
#define CSR39_FH_INT_TX_MASK    (CSR39_FH_INT_BIT_TX_CHNL6 | \
 
216
                                 CSR_FH_INT_BIT_TX_CHNL1 | \
 
217
                                 CSR_FH_INT_BIT_TX_CHNL0)
 
218
 
 
219
#define CSR49_FH_INT_RX_MASK    (CSR_FH_INT_BIT_HI_PRIOR | \
 
220
                                 CSR_FH_INT_BIT_RX_CHNL1 | \
 
221
                                 CSR_FH_INT_BIT_RX_CHNL0)
 
222
 
 
223
#define CSR49_FH_INT_TX_MASK    (CSR_FH_INT_BIT_TX_CHNL1 | \
 
224
                                 CSR_FH_INT_BIT_TX_CHNL0)
 
225
 
 
226
/* GPIO */
 
227
#define CSR_GPIO_IN_BIT_AUX_POWER                   (0x00000200)
 
228
#define CSR_GPIO_IN_VAL_VAUX_PWR_SRC                (0x00000000)
 
229
#define CSR_GPIO_IN_VAL_VMAIN_PWR_SRC               (0x00000200)
 
230
 
 
231
/* RESET */
 
232
#define CSR_RESET_REG_FLAG_NEVO_RESET                (0x00000001)
 
233
#define CSR_RESET_REG_FLAG_FORCE_NMI                 (0x00000002)
 
234
#define CSR_RESET_REG_FLAG_SW_RESET                  (0x00000080)
 
235
#define CSR_RESET_REG_FLAG_MASTER_DISABLED           (0x00000100)
 
236
#define CSR_RESET_REG_FLAG_STOP_MASTER               (0x00000200)
 
237
#define CSR_RESET_LINK_PWR_MGMT_DISABLED             (0x80000000)
 
238
 
 
239
/*
 
240
 * GP (general purpose) CONTROL REGISTER
 
241
 * Bit fields:
 
242
 *    27:  HW_RF_KILL_SW
 
243
 *         Indicates state of (platform's) hardware RF-Kill switch
 
244
 * 26-24:  POWER_SAVE_TYPE
 
245
 *         Indicates current power-saving mode:
 
246
 *         000 -- No power saving
 
247
 *         001 -- MAC power-down
 
248
 *         010 -- PHY (radio) power-down
 
249
 *         011 -- Error
 
250
 *   9-6:  SYS_CONFIG
 
251
 *         Indicates current system configuration, reflecting pins on chip
 
252
 *         as forced high/low by device circuit board.
 
253
 *     4:  GOING_TO_SLEEP
 
254
 *         Indicates MAC is entering a power-saving sleep power-down.
 
255
 *         Not a good time to access device-internal resources.
 
256
 *     3:  MAC_ACCESS_REQ
 
257
 *         Host sets this to request and maintain MAC wakeup, to allow host
 
258
 *         access to device-internal resources.  Host must wait for
 
259
 *         MAC_CLOCK_READY (and !GOING_TO_SLEEP) before accessing non-CSR
 
260
 *         device registers.
 
261
 *     2:  INIT_DONE
 
262
 *         Host sets this to put device into fully operational D0 power mode.
 
263
 *         Host resets this after SW_RESET to put device into low power mode.
 
264
 *     0:  MAC_CLOCK_READY
 
265
 *         Indicates MAC (ucode processor, etc.) is powered up and can run.
 
266
 *         Internal resources are accessible.
 
267
 *         NOTE:  This does not indicate that the processor is actually running.
 
268
 *         NOTE:  This does not indicate that 4965 or 3945 has completed
 
269
 *                init or post-power-down restore of internal SRAM memory.
 
270
 *                Use CSR_UCODE_DRV_GP1_BIT_MAC_SLEEP as indication that
 
271
 *                SRAM is restored and uCode is in normal operation mode.
 
272
 *                Later devices (5xxx/6xxx/1xxx) use non-volatile SRAM, and
 
273
 *                do not need to save/restore it.
 
274
 *         NOTE:  After device reset, this bit remains "0" until host sets
 
275
 *                INIT_DONE
 
276
 */
 
277
#define CSR_GP_CNTRL_REG_FLAG_MAC_CLOCK_READY        (0x00000001)
 
278
#define CSR_GP_CNTRL_REG_FLAG_INIT_DONE              (0x00000004)
 
279
#define CSR_GP_CNTRL_REG_FLAG_MAC_ACCESS_REQ         (0x00000008)
 
280
#define CSR_GP_CNTRL_REG_FLAG_GOING_TO_SLEEP         (0x00000010)
 
281
 
 
282
#define CSR_GP_CNTRL_REG_VAL_MAC_ACCESS_EN           (0x00000001)
 
283
 
 
284
#define CSR_GP_CNTRL_REG_MSK_POWER_SAVE_TYPE         (0x07000000)
 
285
#define CSR_GP_CNTRL_REG_FLAG_MAC_POWER_SAVE         (0x04000000)
 
286
#define CSR_GP_CNTRL_REG_FLAG_HW_RF_KILL_SW          (0x08000000)
 
287
 
 
288
 
 
289
/* EEPROM REG */
 
290
#define CSR_EEPROM_REG_READ_VALID_MSK   (0x00000001)
 
291
#define CSR_EEPROM_REG_BIT_CMD          (0x00000002)
 
292
#define CSR_EEPROM_REG_MSK_ADDR         (0x0000FFFC)
 
293
#define CSR_EEPROM_REG_MSK_DATA         (0xFFFF0000)
 
294
 
 
295
/* EEPROM GP */
 
296
#define CSR_EEPROM_GP_VALID_MSK         (0x00000007) /* signature */
 
297
#define CSR_EEPROM_GP_IF_OWNER_MSK      (0x00000180)
 
298
#define CSR_EEPROM_GP_GOOD_SIG_EEP_LESS_THAN_4K         (0x00000002)
 
299
#define CSR_EEPROM_GP_GOOD_SIG_EEP_MORE_THAN_4K         (0x00000004)
 
300
 
 
301
/* GP REG */
 
302
#define CSR_GP_REG_POWER_SAVE_STATUS_MSK            (0x03000000) /* bit 24/25 */
 
303
#define CSR_GP_REG_NO_POWER_SAVE            (0x00000000)
 
304
#define CSR_GP_REG_MAC_POWER_SAVE           (0x01000000)
 
305
#define CSR_GP_REG_PHY_POWER_SAVE           (0x02000000)
 
306
#define CSR_GP_REG_POWER_SAVE_ERROR         (0x03000000)
 
307
 
 
308
 
 
309
/* CSR GIO */
 
310
#define CSR_GIO_REG_VAL_L0S_ENABLED     (0x00000002)
 
311
 
 
312
/*
 
313
 * UCODE-DRIVER GP (general purpose) mailbox register 1
 
314
 * Host driver and uCode write and/or read this register to communicate with
 
315
 * each other.
 
316
 * Bit fields:
 
317
 *     4:  UCODE_DISABLE
 
318
 *         Host sets this to request permanent halt of uCode, same as
 
319
 *         sending CARD_STATE command with "halt" bit set.
 
320
 *     3:  CT_KILL_EXIT
 
321
 *         Host sets this to request exit from CT_KILL state, i.e. host thinks
 
322
 *         device temperature is low enough to continue normal operation.
 
323
 *     2:  CMD_BLOCKED
 
324
 *         Host sets this during RF KILL power-down sequence (HW, SW, CT KILL)
 
325
 *         to release uCode to clear all Tx and command queues, enter
 
326
 *         unassociated mode, and power down.
 
327
 *         NOTE:  Some devices also use HBUS_TARG_MBX_C register for this bit.
 
328
 *     1:  SW_BIT_RFKILL
 
329
 *         Host sets this when issuing CARD_STATE command to request
 
330
 *         device sleep.
 
331
 *     0:  MAC_SLEEP
 
332
 *         uCode sets this when preparing a power-saving power-down.
 
333
 *         uCode resets this when power-up is complete and SRAM is sane.
 
334
 *         NOTE:  3945/4965 saves internal SRAM data to host when powering down,
 
335
 *                and must restore this data after powering back up.
 
336
 *                MAC_SLEEP is the best indication that restore is complete.
 
337
 *                Later devices (5xxx/6xxx/1xxx) use non-volatile SRAM, and
 
338
 *                do not need to save/restore it.
 
339
 */
 
340
#define CSR_UCODE_DRV_GP1_BIT_MAC_SLEEP             (0x00000001)
 
341
#define CSR_UCODE_SW_BIT_RFKILL                     (0x00000002)
 
342
#define CSR_UCODE_DRV_GP1_BIT_CMD_BLOCKED           (0x00000004)
 
343
#define CSR_UCODE_DRV_GP1_REG_BIT_CT_KILL_EXIT      (0x00000008)
 
344
 
 
345
/* GIO Chicken Bits (PCI Express bus link power management) */
 
346
#define CSR_GIO_CHICKEN_BITS_REG_BIT_L1A_NO_L0S_RX  (0x00800000)
 
347
#define CSR_GIO_CHICKEN_BITS_REG_BIT_DIS_L0S_EXIT_TIMER  (0x20000000)
 
348
 
 
349
/* LED */
 
350
#define CSR_LED_BSM_CTRL_MSK (0xFFFFFFDF)
 
351
#define CSR_LED_REG_TRUN_ON (0x78)
 
352
#define CSR_LED_REG_TRUN_OFF (0x38)
 
353
 
 
354
/* ANA_PLL */
 
355
#define CSR39_ANA_PLL_CFG_VAL        (0x01000000)
 
356
 
 
357
/* HPET MEM debug */
 
358
#define CSR_DBG_HPET_MEM_REG_VAL        (0xFFFF0000)
 
359
 
 
360
/* DRAM INT TABLE */
 
361
#define CSR_DRAM_INT_TBL_ENABLE         (1 << 31)
 
362
#define CSR_DRAM_INIT_TBL_WRAP_CHECK    (1 << 27)
 
363
 
 
364
/*
 
365
 * HBUS (Host-side Bus)
 
366
 *
 
367
 * HBUS registers are mapped directly into PCI bus space, but are used
 
368
 * to indirectly access device's internal memory or registers that
 
369
 * may be powered-down.
 
370
 *
 
371
 * Use iwl_legacy_write_direct32()/iwl_legacy_read_direct32() family
 
372
 * for these registers;
 
373
 * host must "grab nic access" via CSR_GP_CNTRL_REG_FLAG_MAC_ACCESS_REQ
 
374
 * to make sure the MAC (uCode processor, etc.) is powered up for accessing
 
375
 * internal resources.
 
376
 *
 
377
 * Do not use iwl_write32()/iwl_read32() family to access these registers;
 
378
 * these provide only simple PCI bus access, without waking up the MAC.
 
379
 */
 
380
#define HBUS_BASE       (0x400)
 
381
 
 
382
/*
 
383
 * Registers for accessing device's internal SRAM memory (e.g. SCD SRAM
 
384
 * structures, error log, event log, verifying uCode load).
 
385
 * First write to address register, then read from or write to data register
 
386
 * to complete the job.  Once the address register is set up, accesses to
 
387
 * data registers auto-increment the address by one dword.
 
388
 * Bit usage for address registers (read or write):
 
389
 *  0-31:  memory address within device
 
390
 */
 
391
#define HBUS_TARG_MEM_RADDR     (HBUS_BASE+0x00c)
 
392
#define HBUS_TARG_MEM_WADDR     (HBUS_BASE+0x010)
 
393
#define HBUS_TARG_MEM_WDAT      (HBUS_BASE+0x018)
 
394
#define HBUS_TARG_MEM_RDAT      (HBUS_BASE+0x01c)
 
395
 
 
396
/* Mailbox C, used as workaround alternative to CSR_UCODE_DRV_GP1 mailbox */
 
397
#define HBUS_TARG_MBX_C         (HBUS_BASE+0x030)
 
398
#define HBUS_TARG_MBX_C_REG_BIT_CMD_BLOCKED         (0x00000004)
 
399
 
 
400
/*
 
401
 * Registers for accessing device's internal peripheral registers
 
402
 * (e.g. SCD, BSM, etc.).  First write to address register,
 
403
 * then read from or write to data register to complete the job.
 
404
 * Bit usage for address registers (read or write):
 
405
 *  0-15:  register address (offset) within device
 
406
 * 24-25:  (# bytes - 1) to read or write (e.g. 3 for dword)
 
407
 */
 
408
#define HBUS_TARG_PRPH_WADDR    (HBUS_BASE+0x044)
 
409
#define HBUS_TARG_PRPH_RADDR    (HBUS_BASE+0x048)
 
410
#define HBUS_TARG_PRPH_WDAT     (HBUS_BASE+0x04c)
 
411
#define HBUS_TARG_PRPH_RDAT     (HBUS_BASE+0x050)
 
412
 
 
413
/*
 
414
 * Per-Tx-queue write pointer (index, really!)
 
415
 * Indicates index to next TFD that driver will fill (1 past latest filled).
 
416
 * Bit usage:
 
417
 *  0-7:  queue write index
 
418
 * 11-8:  queue selector
 
419
 */
 
420
#define HBUS_TARG_WRPTR         (HBUS_BASE+0x060)
 
421
 
 
422
#endif /* !__iwl_legacy_csr_h__ */