~ubuntu-branches/ubuntu/trusty/qemu/trusty

« back to all changes in this revision

Viewing changes to .pc/linaro-patches-1.5.0/0034-omap_uart-updates.patch/hw/char/omap_uart.c

  • Committer: Package Import Robot
  • Author(s): Serge Hallyn
  • Date: 2013-10-22 22:47:07 UTC
  • mfrom: (1.8.3) (10.1.42 sid)
  • Revision ID: package-import@ubuntu.com-20131022224707-1lya34fw3k3f24tv
Tags: 1.6.0+dfsg-2ubuntu1
* Merge 1.6.0~rc0+dfsg-2exp from debian experimental.  Remaining changes:
  - debian/control
    * update maintainer
    * remove libiscsi, usb-redir, vde, vnc-jpeg, and libssh2-1-dev
      from build-deps
    * enable rbd
    * add qemu-system and qemu-common B/R to qemu-keymaps
    * add D:udev, R:qemu, R:qemu-common and B:qemu-common to
      qemu-system-common
    * qemu-system-arm, qemu-system-ppc, qemu-system-sparc:
      - add qemu-kvm to Provides
      - add qemu-common, qemu-kvm, kvm to B/R
      - remove openbios-sparc from qemu-system-sparc D
      - drop openbios-ppc and openhackware Depends to Suggests (for now)
    * qemu-system-x86:
      - add qemu-common to Breaks/Replaces.
      - add cpu-checker to Recommends.
    * qemu-user: add B/R:qemu-kvm
    * qemu-kvm:
      - add armhf armel powerpc sparc to Architecture
      - C/R/P: qemu-kvm-spice
    * add qemu-common package
    * drop qemu-slof which is not packaged in ubuntu
  - add qemu-system-common.links for tap ifup/down scripts and OVMF link.
  - qemu-system-x86.links:
    * remove pxe rom links which are in kvm-ipxe
    * add symlink for kvm.1 manpage
  - debian/rules
    * add kvm-spice symlink to qemu-kvm
    * call dh_installmodules for qemu-system-x86
    * update dh_installinit to install upstart script
    * run dh_installman (Closes: #709241) (cherrypicked from 1.5.0+dfsg-2)
  - Add qemu-utils.links for kvm-* symlinks.
  - Add qemu-system-x86.qemu-kvm.upstart and .default
  - Add qemu-system-x86.modprobe to set nesting=1
  - Add qemu-system-common.preinst to add kvm group
  - qemu-system-common.postinst: remove bad group acl if there, then have
    udev relabel /dev/kvm.
  - New linaro patches from qemu-linaro rebasing branch
  - Dropped patches:
    * xen-simplify-xen_enabled.patch
    * sparc-linux-user-fix-missing-symbols-in-.rel-.rela.plt-sections.patch
    * main_loop-do-not-set-nonblocking-if-xen_enabled.patch
    * xen_machine_pv-do-not-create-a-dummy-CPU-in-machine-.patch
    * virtio-rng-fix-crash
  - Kept patches:
    * expose_vms_qemu64cpu.patch - updated
    * linaro arm patches from qemu-linaro rebasing branch
  - New patches:
    * fix-pci-add: change CONFIG variable in ifdef to make sure that
      pci_add is defined.
* Add linaro patches
* Add experimental mach-virt patches for arm virtualization.
* qemu-system-common.install: add debian/tmp/usr/lib to install the
  qemu-bridge-helper

Show diffs side-by-side

added added

removed removed

Lines of Context:
1
 
/*
2
 
 * TI OMAP processors UART emulation.
3
 
 *
4
 
 * Copyright (C) 2006-2008 Andrzej Zaborowski  <balrog@zabor.org>
5
 
 * Copyright (C) 2007-2009 Nokia Corporation
6
 
 *
7
 
 * This program is free software; you can redistribute it and/or
8
 
 * modify it under the terms of the GNU General Public License as
9
 
 * published by the Free Software Foundation; either version 2 or
10
 
 * (at your option) version 3 of the License.
11
 
 *
12
 
 * This program is distributed in the hope that it will be useful,
13
 
 * but WITHOUT ANY WARRANTY; without even the implied warranty of
14
 
 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15
 
 * GNU General Public License for more details.
16
 
 *
17
 
 * You should have received a copy of the GNU General Public License along
18
 
 * with this program; if not, see <http://www.gnu.org/licenses/>.
19
 
 */
20
 
#include "sysemu/char.h"
21
 
#include "hw/hw.h"
22
 
#include "hw/arm/omap.h"
23
 
#include "hw/char/serial.h"
24
 
#include "exec/address-spaces.h"
25
 
 
26
 
/* UARTs */
27
 
struct omap_uart_s {
28
 
    MemoryRegion iomem;
29
 
    hwaddr base;
30
 
    SerialState *serial; /* TODO */
31
 
    struct omap_target_agent_s *ta;
32
 
    omap_clk fclk;
33
 
    qemu_irq irq;
34
 
 
35
 
    uint8_t eblr;
36
 
    uint8_t syscontrol;
37
 
    uint8_t wkup;
38
 
    uint8_t cfps;
39
 
    uint8_t mdr[2];
40
 
    uint8_t scr;
41
 
    uint8_t clksel;
42
 
};
43
 
 
44
 
void omap_uart_reset(struct omap_uart_s *s)
45
 
{
46
 
    s->eblr = 0x00;
47
 
    s->syscontrol = 0;
48
 
    s->wkup = 0x3f;
49
 
    s->cfps = 0x69;
50
 
    s->clksel = 0;
51
 
}
52
 
 
53
 
struct omap_uart_s *omap_uart_init(hwaddr base,
54
 
                qemu_irq irq, omap_clk fclk, omap_clk iclk,
55
 
                qemu_irq txdma, qemu_irq rxdma,
56
 
                const char *label, CharDriverState *chr)
57
 
{
58
 
    struct omap_uart_s *s = (struct omap_uart_s *)
59
 
            g_malloc0(sizeof(struct omap_uart_s));
60
 
 
61
 
    s->base = base;
62
 
    s->fclk = fclk;
63
 
    s->irq = irq;
64
 
    s->serial = serial_mm_init(get_system_memory(), base, 2, irq,
65
 
                               omap_clk_getrate(fclk)/16,
66
 
                               chr ?: qemu_chr_new(label, "null", NULL),
67
 
                               DEVICE_NATIVE_ENDIAN);
68
 
    return s;
69
 
}
70
 
 
71
 
static uint64_t omap_uart_read(void *opaque, hwaddr addr,
72
 
                               unsigned size)
73
 
{
74
 
    struct omap_uart_s *s = (struct omap_uart_s *) opaque;
75
 
 
76
 
    if (size == 4) {
77
 
        return omap_badwidth_read8(opaque, addr);
78
 
    }
79
 
 
80
 
    switch (addr) {
81
 
    case 0x20:  /* MDR1 */
82
 
        return s->mdr[0];
83
 
    case 0x24:  /* MDR2 */
84
 
        return s->mdr[1];
85
 
    case 0x40:  /* SCR */
86
 
        return s->scr;
87
 
    case 0x44:  /* SSR */
88
 
        return 0x0;
89
 
    case 0x48:  /* EBLR (OMAP2) */
90
 
        return s->eblr;
91
 
    case 0x4C:  /* OSC_12M_SEL (OMAP1) */
92
 
        return s->clksel;
93
 
    case 0x50:  /* MVR */
94
 
        return 0x30;
95
 
    case 0x54:  /* SYSC (OMAP2) */
96
 
        return s->syscontrol;
97
 
    case 0x58:  /* SYSS (OMAP2) */
98
 
        return 1;
99
 
    case 0x5c:  /* WER (OMAP2) */
100
 
        return s->wkup;
101
 
    case 0x60:  /* CFPS (OMAP2) */
102
 
        return s->cfps;
103
 
    }
104
 
 
105
 
    OMAP_BAD_REG(addr);
106
 
    return 0;
107
 
}
108
 
 
109
 
static void omap_uart_write(void *opaque, hwaddr addr,
110
 
                            uint64_t value, unsigned size)
111
 
{
112
 
    struct omap_uart_s *s = (struct omap_uart_s *) opaque;
113
 
 
114
 
    if (size == 4) {
115
 
        return omap_badwidth_write8(opaque, addr, value);
116
 
    }
117
 
 
118
 
    switch (addr) {
119
 
    case 0x20:  /* MDR1 */
120
 
        s->mdr[0] = value & 0x7f;
121
 
        break;
122
 
    case 0x24:  /* MDR2 */
123
 
        s->mdr[1] = value & 0xff;
124
 
        break;
125
 
    case 0x40:  /* SCR */
126
 
        s->scr = value & 0xff;
127
 
        break;
128
 
    case 0x48:  /* EBLR (OMAP2) */
129
 
        s->eblr = value & 0xff;
130
 
        break;
131
 
    case 0x4C:  /* OSC_12M_SEL (OMAP1) */
132
 
        s->clksel = value & 1;
133
 
        break;
134
 
    case 0x44:  /* SSR */
135
 
    case 0x50:  /* MVR */
136
 
    case 0x58:  /* SYSS (OMAP2) */
137
 
        OMAP_RO_REG(addr);
138
 
        break;
139
 
    case 0x54:  /* SYSC (OMAP2) */
140
 
        s->syscontrol = value & 0x1d;
141
 
        if (value & 2)
142
 
            omap_uart_reset(s);
143
 
        break;
144
 
    case 0x5c:  /* WER (OMAP2) */
145
 
        s->wkup = value & 0x7f;
146
 
        break;
147
 
    case 0x60:  /* CFPS (OMAP2) */
148
 
        s->cfps = value & 0xff;
149
 
        break;
150
 
    default:
151
 
        OMAP_BAD_REG(addr);
152
 
    }
153
 
}
154
 
 
155
 
static const MemoryRegionOps omap_uart_ops = {
156
 
    .read = omap_uart_read,
157
 
    .write = omap_uart_write,
158
 
    .endianness = DEVICE_NATIVE_ENDIAN,
159
 
};
160
 
 
161
 
struct omap_uart_s *omap2_uart_init(MemoryRegion *sysmem,
162
 
                struct omap_target_agent_s *ta,
163
 
                qemu_irq irq, omap_clk fclk, omap_clk iclk,
164
 
                qemu_irq txdma, qemu_irq rxdma,
165
 
                const char *label, CharDriverState *chr)
166
 
{
167
 
    hwaddr base = omap_l4_attach(ta, 0, NULL);
168
 
    struct omap_uart_s *s = omap_uart_init(base, irq,
169
 
                    fclk, iclk, txdma, rxdma, label, chr);
170
 
 
171
 
    memory_region_init_io(&s->iomem, &omap_uart_ops, s, "omap.uart", 0x100);
172
 
 
173
 
    s->ta = ta;
174
 
 
175
 
    memory_region_add_subregion(sysmem, base + 0x20, &s->iomem);
176
 
 
177
 
    return s;
178
 
}
179
 
 
180
 
void omap_uart_attach(struct omap_uart_s *s, CharDriverState *chr,
181
 
                      const char *label)
182
 
{
183
 
    /* TODO: Should reuse or destroy current s->serial */
184
 
    s->serial = serial_mm_init(get_system_memory(), s->base, 2, s->irq,
185
 
                               omap_clk_getrate(s->fclk) / 16,
186
 
                               chr ?: qemu_chr_new(label, "null", NULL),
187
 
                               DEVICE_NATIVE_ENDIAN);
188
 
}