~ubuntu-branches/ubuntu/trusty/qemu/trusty

« back to all changes in this revision

Viewing changes to .pc/linaro-patches/0049-hw-omap3.c-add-omap3-basic-support.patch/include/hw/arm/omap.h

  • Committer: Package Import Robot
  • Author(s): Serge Hallyn
  • Date: 2013-10-22 22:47:07 UTC
  • mfrom: (1.8.3) (10.1.42 sid)
  • Revision ID: package-import@ubuntu.com-20131022224707-1lya34fw3k3f24tv
Tags: 1.6.0+dfsg-2ubuntu1
* Merge 1.6.0~rc0+dfsg-2exp from debian experimental.  Remaining changes:
  - debian/control
    * update maintainer
    * remove libiscsi, usb-redir, vde, vnc-jpeg, and libssh2-1-dev
      from build-deps
    * enable rbd
    * add qemu-system and qemu-common B/R to qemu-keymaps
    * add D:udev, R:qemu, R:qemu-common and B:qemu-common to
      qemu-system-common
    * qemu-system-arm, qemu-system-ppc, qemu-system-sparc:
      - add qemu-kvm to Provides
      - add qemu-common, qemu-kvm, kvm to B/R
      - remove openbios-sparc from qemu-system-sparc D
      - drop openbios-ppc and openhackware Depends to Suggests (for now)
    * qemu-system-x86:
      - add qemu-common to Breaks/Replaces.
      - add cpu-checker to Recommends.
    * qemu-user: add B/R:qemu-kvm
    * qemu-kvm:
      - add armhf armel powerpc sparc to Architecture
      - C/R/P: qemu-kvm-spice
    * add qemu-common package
    * drop qemu-slof which is not packaged in ubuntu
  - add qemu-system-common.links for tap ifup/down scripts and OVMF link.
  - qemu-system-x86.links:
    * remove pxe rom links which are in kvm-ipxe
    * add symlink for kvm.1 manpage
  - debian/rules
    * add kvm-spice symlink to qemu-kvm
    * call dh_installmodules for qemu-system-x86
    * update dh_installinit to install upstart script
    * run dh_installman (Closes: #709241) (cherrypicked from 1.5.0+dfsg-2)
  - Add qemu-utils.links for kvm-* symlinks.
  - Add qemu-system-x86.qemu-kvm.upstart and .default
  - Add qemu-system-x86.modprobe to set nesting=1
  - Add qemu-system-common.preinst to add kvm group
  - qemu-system-common.postinst: remove bad group acl if there, then have
    udev relabel /dev/kvm.
  - New linaro patches from qemu-linaro rebasing branch
  - Dropped patches:
    * xen-simplify-xen_enabled.patch
    * sparc-linux-user-fix-missing-symbols-in-.rel-.rela.plt-sections.patch
    * main_loop-do-not-set-nonblocking-if-xen_enabled.patch
    * xen_machine_pv-do-not-create-a-dummy-CPU-in-machine-.patch
    * virtio-rng-fix-crash
  - Kept patches:
    * expose_vms_qemu64cpu.patch - updated
    * linaro arm patches from qemu-linaro rebasing branch
  - New patches:
    * fix-pci-add: change CONFIG variable in ifdef to make sure that
      pci_add is defined.
* Add linaro patches
* Add experimental mach-virt patches for arm virtualization.
* qemu-system-common.install: add debian/tmp/usr/lib to install the
  qemu-bridge-helper

Show diffs side-by-side

added added

removed removed

Lines of Context:
 
1
/*
 
2
 * Texas Instruments OMAP processors.
 
3
 *
 
4
 * Copyright (C) 2006-2008 Andrzej Zaborowski  <balrog@zabor.org>
 
5
 *
 
6
 * This program is free software; you can redistribute it and/or
 
7
 * modify it under the terms of the GNU General Public License as
 
8
 * published by the Free Software Foundation; either version 2 or
 
9
 * (at your option) version 3 of the License.
 
10
 *
 
11
 * This program is distributed in the hope that it will be useful,
 
12
 * but WITHOUT ANY WARRANTY; without even the implied warranty of
 
13
 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
 
14
 * GNU General Public License for more details.
 
15
 *
 
16
 * You should have received a copy of the GNU General Public License along
 
17
 * with this program; if not, see <http://www.gnu.org/licenses/>.
 
18
 */
 
19
#ifndef hw_omap_h
 
20
#include "exec/memory.h"
 
21
# define hw_omap_h              "omap.h"
 
22
#include "hw/irq.h"
 
23
 
 
24
#include "sysemu/sysemu.h"
 
25
#include "hw/dsi.h"
 
26
#include "hw/spi.h"
 
27
 
 
28
# define OMAP_EMIFS_BASE        0x00000000
 
29
# define OMAP2_Q0_BASE          0x00000000
 
30
# define OMAP_CS0_BASE          0x00000000
 
31
# define OMAP_CS1_BASE          0x04000000
 
32
# define OMAP_CS2_BASE          0x08000000
 
33
# define OMAP_CS3_BASE          0x0c000000
 
34
# define OMAP_EMIFF_BASE        0x10000000
 
35
# define OMAP_IMIF_BASE         0x20000000
 
36
# define OMAP_LOCALBUS_BASE     0x30000000
 
37
# define OMAP2_Q1_BASE          0x40000000
 
38
# define OMAP2_L4_BASE          0x48000000
 
39
# define OMAP2_SRAM_BASE        0x40200000
 
40
# define OMAP2_L3_BASE          0x68000000
 
41
# define OMAP2_Q2_BASE          0x80000000
 
42
# define OMAP2_Q3_BASE          0xc0000000
 
43
# define OMAP3_Q1_BASE      0x40000000
 
44
# define OMAP3_L4_BASE      0x48000000
 
45
# define OMAP3_SRAM_BASE    0x40200000
 
46
# define OMAP3_L3_BASE      0x68000000
 
47
# define OMAP3_Q2_BASE      0x80000000
 
48
# define OMAP3_Q3_BASE      0xc0000000
 
49
# define OMAP_MPUI_BASE         0xe1000000
 
50
 
 
51
# define OMAP730_SRAM_SIZE      0x00032000
 
52
# define OMAP15XX_SRAM_SIZE     0x00030000
 
53
# define OMAP16XX_SRAM_SIZE     0x00004000
 
54
# define OMAP1611_SRAM_SIZE     0x0003e800
 
55
# define OMAP242X_SRAM_SIZE     0x000a0000
 
56
# define OMAP243X_SRAM_SIZE     0x00010000
 
57
# define OMAP3XXX_SRAM_SIZE     0x00010000
 
58
# define OMAP3XXX_BOOTROM_SIZE  0x00008000
 
59
# define OMAP_CS0_SIZE          0x04000000
 
60
# define OMAP_CS1_SIZE          0x04000000
 
61
# define OMAP_CS2_SIZE          0x04000000
 
62
# define OMAP_CS3_SIZE          0x04000000
 
63
 
 
64
/* omap_clk.c */
 
65
struct omap_mpu_state_s;
 
66
typedef struct clk *omap_clk;
 
67
omap_clk omap_findclk(struct omap_mpu_state_s *mpu, const char *name);
 
68
void omap_clk_init(struct omap_mpu_state_s *mpu);
 
69
void omap_clk_adduser(struct clk *clk, qemu_irq user);
 
70
void omap_clk_get(omap_clk clk);
 
71
void omap_clk_put(omap_clk clk);
 
72
void omap_clk_onoff(omap_clk clk, int on);
 
73
void omap_clk_canidle(omap_clk clk, int can);
 
74
void omap_clk_setrate(omap_clk clk, int divide, int multiply);
 
75
int64_t omap_clk_getrate(omap_clk clk);
 
76
void omap_clk_reparent(omap_clk clk, omap_clk parent);
 
77
 
 
78
/* OMAP2 l4 Interconnect */
 
79
struct omap_l4_s;
 
80
struct omap_l4_region_s;
 
81
typedef enum {
 
82
    L4TYPE_GENERIC = 0, /* not mapped by default, must be mapped separately */
 
83
    L4TYPE_IA,          /* initiator agent */
 
84
    L4TYPE_TA,          /* target agent */
 
85
    L4TYPE_LA,          /* link register agent */
 
86
    L4TYPE_AP           /* address protection */
 
87
} omap3_l4_region_type_t;
 
88
struct omap2_l4_agent_info_s {
 
89
    int ta;
 
90
    int region;
 
91
    int regions;
 
92
    int ta_region;
 
93
};
 
94
struct omap3_l4_agent_info_s {
 
95
    int agent_id;
 
96
    int first_region_id;
 
97
    int region_count;
 
98
};
 
99
struct omap_target_agent_s {
 
100
    MemoryRegion iomem;
 
101
    struct omap_l4_s *bus;
 
102
    int regions;
 
103
    const struct omap_l4_region_s *start;
 
104
    hwaddr base;
 
105
    uint32_t component;
 
106
    uint32_t control;
 
107
    uint32_t status;
 
108
};
 
109
struct omap_l4_region_s {
 
110
    hwaddr offset;
 
111
    size_t size;
 
112
    int access; /* omap3_l4_region_type_t for OMAP3 */
 
113
};
 
114
struct omap_l4_s *omap_l4_init(MemoryRegion *address_space,
 
115
                               hwaddr base, int ta_num,
 
116
                               int region_count);
 
117
struct omap_target_agent_s *omap2_l4ta_init(
 
118
    struct omap_l4_s *bus,
 
119
    const struct omap_l4_region_s *regions,
 
120
    const struct omap2_l4_agent_info_s *agents,
 
121
    int cs);
 
122
struct omap_target_agent_s *omap3_l4ta_init(
 
123
    struct omap_l4_s *bus,
 
124
    const struct omap_l4_region_s *regions,
 
125
    const struct omap3_l4_agent_info_s *agents,
 
126
    int cs);
 
127
hwaddr omap_l4_attach(struct omap_target_agent_s *ta,
 
128
                                         int region, MemoryRegion *mr);
 
129
hwaddr omap_l4_region_base(struct omap_target_agent_s *ta,
 
130
                                       int region);
 
131
hwaddr omap_l4_region_size(struct omap_target_agent_s *ta,
 
132
                                       int region);
 
133
 
 
134
/* OMAP2 SDRAM controller */
 
135
struct omap_sdrc_s;
 
136
struct omap_sdrc_s *omap_sdrc_init(MemoryRegion *sysmem,
 
137
                                   hwaddr base);
 
138
void omap_sdrc_reset(struct omap_sdrc_s *s);
 
139
 
 
140
/* OMAP2 general purpose memory controller */
 
141
struct omap_gpmc_s;
 
142
struct omap_gpmc_s *omap_gpmc_init(struct omap_mpu_state_s *mpu,
 
143
                                   hwaddr base,
 
144
                                   qemu_irq irq, qemu_irq drq);
 
145
void omap_gpmc_reset(struct omap_gpmc_s *s);
 
146
void omap_gpmc_attach(struct omap_gpmc_s *s, int cs, MemoryRegion *iomem);
 
147
void omap_gpmc_attach_nand(struct omap_gpmc_s *s, int cs, DeviceState *nand);
 
148
 
 
149
/*
 
150
 * Common IRQ numbers for level 1 interrupt handler
 
151
 * See /usr/include/asm-arm/arch-omap/irqs.h in Linux.
 
152
 */
 
153
# define OMAP_INT_CAMERA                1
 
154
# define OMAP_INT_FIQ                   3
 
155
# define OMAP_INT_RTDX                  6
 
156
# define OMAP_INT_DSP_MMU_ABORT         7
 
157
# define OMAP_INT_HOST                  8
 
158
# define OMAP_INT_ABORT                 9
 
159
# define OMAP_INT_BRIDGE_PRIV           13
 
160
# define OMAP_INT_GPIO_BANK1            14
 
161
# define OMAP_INT_UART3                 15
 
162
# define OMAP_INT_TIMER3                16
 
163
# define OMAP_INT_DMA_CH0_6             19
 
164
# define OMAP_INT_DMA_CH1_7             20
 
165
# define OMAP_INT_DMA_CH2_8             21
 
166
# define OMAP_INT_DMA_CH3               22
 
167
# define OMAP_INT_DMA_CH4               23
 
168
# define OMAP_INT_DMA_CH5               24
 
169
# define OMAP_INT_DMA_LCD               25
 
170
# define OMAP_INT_TIMER1                26
 
171
# define OMAP_INT_WD_TIMER              27
 
172
# define OMAP_INT_BRIDGE_PUB            28
 
173
# define OMAP_INT_TIMER2                30
 
174
# define OMAP_INT_LCD_CTRL              31
 
175
 
 
176
/*
 
177
 * Common OMAP-15xx IRQ numbers for level 1 interrupt handler
 
178
 */
 
179
# define OMAP_INT_15XX_IH2_IRQ          0
 
180
# define OMAP_INT_15XX_LB_MMU           17
 
181
# define OMAP_INT_15XX_LOCAL_BUS        29
 
182
 
 
183
/*
 
184
 * OMAP-1510 specific IRQ numbers for level 1 interrupt handler
 
185
 */
 
186
# define OMAP_INT_1510_SPI_TX           4
 
187
# define OMAP_INT_1510_SPI_RX           5
 
188
# define OMAP_INT_1510_DSP_MAILBOX1     10
 
189
# define OMAP_INT_1510_DSP_MAILBOX2     11
 
190
 
 
191
/*
 
192
 * OMAP-310 specific IRQ numbers for level 1 interrupt handler
 
193
 */
 
194
# define OMAP_INT_310_McBSP2_TX         4
 
195
# define OMAP_INT_310_McBSP2_RX         5
 
196
# define OMAP_INT_310_HSB_MAILBOX1      12
 
197
# define OMAP_INT_310_HSAB_MMU          18
 
198
 
 
199
/*
 
200
 * OMAP-1610 specific IRQ numbers for level 1 interrupt handler
 
201
 */
 
202
# define OMAP_INT_1610_IH2_IRQ          0
 
203
# define OMAP_INT_1610_IH2_FIQ          2
 
204
# define OMAP_INT_1610_McBSP2_TX        4
 
205
# define OMAP_INT_1610_McBSP2_RX        5
 
206
# define OMAP_INT_1610_DSP_MAILBOX1     10
 
207
# define OMAP_INT_1610_DSP_MAILBOX2     11
 
208
# define OMAP_INT_1610_LCD_LINE         12
 
209
# define OMAP_INT_1610_GPTIMER1         17
 
210
# define OMAP_INT_1610_GPTIMER2         18
 
211
# define OMAP_INT_1610_SSR_FIFO_0       29
 
212
 
 
213
/*
 
214
 * OMAP-730 specific IRQ numbers for level 1 interrupt handler
 
215
 */
 
216
# define OMAP_INT_730_IH2_FIQ           0
 
217
# define OMAP_INT_730_IH2_IRQ           1
 
218
# define OMAP_INT_730_USB_NON_ISO       2
 
219
# define OMAP_INT_730_USB_ISO           3
 
220
# define OMAP_INT_730_ICR               4
 
221
# define OMAP_INT_730_EAC               5
 
222
# define OMAP_INT_730_GPIO_BANK1        6
 
223
# define OMAP_INT_730_GPIO_BANK2        7
 
224
# define OMAP_INT_730_GPIO_BANK3        8
 
225
# define OMAP_INT_730_McBSP2TX          10
 
226
# define OMAP_INT_730_McBSP2RX          11
 
227
# define OMAP_INT_730_McBSP2RX_OVF      12
 
228
# define OMAP_INT_730_LCD_LINE          14
 
229
# define OMAP_INT_730_GSM_PROTECT       15
 
230
# define OMAP_INT_730_TIMER3            16
 
231
# define OMAP_INT_730_GPIO_BANK5        17
 
232
# define OMAP_INT_730_GPIO_BANK6        18
 
233
# define OMAP_INT_730_SPGIO_WR          29
 
234
 
 
235
/*
 
236
 * Common IRQ numbers for level 2 interrupt handler
 
237
 */
 
238
# define OMAP_INT_KEYBOARD              1
 
239
# define OMAP_INT_uWireTX               2
 
240
# define OMAP_INT_uWireRX               3
 
241
# define OMAP_INT_I2C                   4
 
242
# define OMAP_INT_MPUIO                 5
 
243
# define OMAP_INT_USB_HHC_1             6
 
244
# define OMAP_INT_McBSP3TX              10
 
245
# define OMAP_INT_McBSP3RX              11
 
246
# define OMAP_INT_McBSP1TX              12
 
247
# define OMAP_INT_McBSP1RX              13
 
248
# define OMAP_INT_UART1                 14
 
249
# define OMAP_INT_UART2                 15
 
250
# define OMAP_INT_USB_W2FC              20
 
251
# define OMAP_INT_1WIRE                 21
 
252
# define OMAP_INT_OS_TIMER              22
 
253
# define OMAP_INT_OQN                   23
 
254
# define OMAP_INT_GAUGE_32K             24
 
255
# define OMAP_INT_RTC_TIMER             25
 
256
# define OMAP_INT_RTC_ALARM             26
 
257
# define OMAP_INT_DSP_MMU               28
 
258
 
 
259
/*
 
260
 * OMAP-1510 specific IRQ numbers for level 2 interrupt handler
 
261
 */
 
262
# define OMAP_INT_1510_BT_MCSI1TX       16
 
263
# define OMAP_INT_1510_BT_MCSI1RX       17
 
264
# define OMAP_INT_1510_SoSSI_MATCH      19
 
265
# define OMAP_INT_1510_MEM_STICK        27
 
266
# define OMAP_INT_1510_COM_SPI_RO       31
 
267
 
 
268
/*
 
269
 * OMAP-310 specific IRQ numbers for level 2 interrupt handler
 
270
 */
 
271
# define OMAP_INT_310_FAC               0
 
272
# define OMAP_INT_310_USB_HHC_2         7
 
273
# define OMAP_INT_310_MCSI1_FE          16
 
274
# define OMAP_INT_310_MCSI2_FE          17
 
275
# define OMAP_INT_310_USB_W2FC_ISO      29
 
276
# define OMAP_INT_310_USB_W2FC_NON_ISO  30
 
277
# define OMAP_INT_310_McBSP2RX_OF       31
 
278
 
 
279
/*
 
280
 * OMAP-1610 specific IRQ numbers for level 2 interrupt handler
 
281
 */
 
282
# define OMAP_INT_1610_FAC              0
 
283
# define OMAP_INT_1610_USB_HHC_2        7
 
284
# define OMAP_INT_1610_USB_OTG          8
 
285
# define OMAP_INT_1610_SoSSI            9
 
286
# define OMAP_INT_1610_BT_MCSI1TX       16
 
287
# define OMAP_INT_1610_BT_MCSI1RX       17
 
288
# define OMAP_INT_1610_SoSSI_MATCH      19
 
289
# define OMAP_INT_1610_MEM_STICK        27
 
290
# define OMAP_INT_1610_McBSP2RX_OF      31
 
291
# define OMAP_INT_1610_STI              32
 
292
# define OMAP_INT_1610_STI_WAKEUP       33
 
293
# define OMAP_INT_1610_GPTIMER3         34
 
294
# define OMAP_INT_1610_GPTIMER4         35
 
295
# define OMAP_INT_1610_GPTIMER5         36
 
296
# define OMAP_INT_1610_GPTIMER6         37
 
297
# define OMAP_INT_1610_GPTIMER7         38
 
298
# define OMAP_INT_1610_GPTIMER8         39
 
299
# define OMAP_INT_1610_GPIO_BANK2       40
 
300
# define OMAP_INT_1610_GPIO_BANK3       41
 
301
# define OMAP_INT_1610_MMC2             42
 
302
# define OMAP_INT_1610_CF               43
 
303
# define OMAP_INT_1610_WAKE_UP_REQ      46
 
304
# define OMAP_INT_1610_GPIO_BANK4       48
 
305
# define OMAP_INT_1610_SPI              49
 
306
# define OMAP_INT_1610_DMA_CH6          53
 
307
# define OMAP_INT_1610_DMA_CH7          54
 
308
# define OMAP_INT_1610_DMA_CH8          55
 
309
# define OMAP_INT_1610_DMA_CH9          56
 
310
# define OMAP_INT_1610_DMA_CH10         57
 
311
# define OMAP_INT_1610_DMA_CH11         58
 
312
# define OMAP_INT_1610_DMA_CH12         59
 
313
# define OMAP_INT_1610_DMA_CH13         60
 
314
# define OMAP_INT_1610_DMA_CH14         61
 
315
# define OMAP_INT_1610_DMA_CH15         62
 
316
# define OMAP_INT_1610_NAND             63
 
317
 
 
318
/*
 
319
 * OMAP-730 specific IRQ numbers for level 2 interrupt handler
 
320
 */
 
321
# define OMAP_INT_730_HW_ERRORS         0
 
322
# define OMAP_INT_730_NFIQ_PWR_FAIL     1
 
323
# define OMAP_INT_730_CFCD              2
 
324
# define OMAP_INT_730_CFIREQ            3
 
325
# define OMAP_INT_730_I2C               4
 
326
# define OMAP_INT_730_PCC               5
 
327
# define OMAP_INT_730_MPU_EXT_NIRQ      6
 
328
# define OMAP_INT_730_SPI_100K_1        7
 
329
# define OMAP_INT_730_SYREN_SPI         8
 
330
# define OMAP_INT_730_VLYNQ             9
 
331
# define OMAP_INT_730_GPIO_BANK4        10
 
332
# define OMAP_INT_730_McBSP1TX          11
 
333
# define OMAP_INT_730_McBSP1RX          12
 
334
# define OMAP_INT_730_McBSP1RX_OF       13
 
335
# define OMAP_INT_730_UART_MODEM_IRDA_2 14
 
336
# define OMAP_INT_730_UART_MODEM_1      15
 
337
# define OMAP_INT_730_MCSI              16
 
338
# define OMAP_INT_730_uWireTX           17
 
339
# define OMAP_INT_730_uWireRX           18
 
340
# define OMAP_INT_730_SMC_CD            19
 
341
# define OMAP_INT_730_SMC_IREQ          20
 
342
# define OMAP_INT_730_HDQ_1WIRE         21
 
343
# define OMAP_INT_730_TIMER32K          22
 
344
# define OMAP_INT_730_MMC_SDIO          23
 
345
# define OMAP_INT_730_UPLD              24
 
346
# define OMAP_INT_730_USB_HHC_1         27
 
347
# define OMAP_INT_730_USB_HHC_2         28
 
348
# define OMAP_INT_730_USB_GENI          29
 
349
# define OMAP_INT_730_USB_OTG           30
 
350
# define OMAP_INT_730_CAMERA_IF         31
 
351
# define OMAP_INT_730_RNG               32
 
352
# define OMAP_INT_730_DUAL_MODE_TIMER   33
 
353
# define OMAP_INT_730_DBB_RF_EN         34
 
354
# define OMAP_INT_730_MPUIO_KEYPAD      35
 
355
# define OMAP_INT_730_SHA1_MD5          36
 
356
# define OMAP_INT_730_SPI_100K_2        37
 
357
# define OMAP_INT_730_RNG_IDLE          38
 
358
# define OMAP_INT_730_MPUIO             39
 
359
# define OMAP_INT_730_LLPC_LCD_CTRL_OFF 40
 
360
# define OMAP_INT_730_LLPC_OE_FALLING   41
 
361
# define OMAP_INT_730_LLPC_OE_RISING    42
 
362
# define OMAP_INT_730_LLPC_VSYNC        43
 
363
# define OMAP_INT_730_WAKE_UP_REQ       46
 
364
# define OMAP_INT_730_DMA_CH6           53
 
365
# define OMAP_INT_730_DMA_CH7           54
 
366
# define OMAP_INT_730_DMA_CH8           55
 
367
# define OMAP_INT_730_DMA_CH9           56
 
368
# define OMAP_INT_730_DMA_CH10          57
 
369
# define OMAP_INT_730_DMA_CH11          58
 
370
# define OMAP_INT_730_DMA_CH12          59
 
371
# define OMAP_INT_730_DMA_CH13          60
 
372
# define OMAP_INT_730_DMA_CH14          61
 
373
# define OMAP_INT_730_DMA_CH15          62
 
374
# define OMAP_INT_730_NAND              63
 
375
 
 
376
/*
 
377
 * OMAP-24xx common IRQ numbers
 
378
 */
 
379
# define OMAP_INT_24XX_STI              4
 
380
# define OMAP_INT_24XX_SYS_NIRQ         7
 
381
# define OMAP_INT_24XX_L3_IRQ           10
 
382
# define OMAP_INT_24XX_PRCM_MPU_IRQ     11
 
383
# define OMAP_INT_24XX_SDMA_IRQ0        12
 
384
# define OMAP_INT_24XX_SDMA_IRQ1        13
 
385
# define OMAP_INT_24XX_SDMA_IRQ2        14
 
386
# define OMAP_INT_24XX_SDMA_IRQ3        15
 
387
# define OMAP_INT_243X_MCBSP2_IRQ       16
 
388
# define OMAP_INT_243X_MCBSP3_IRQ       17
 
389
# define OMAP_INT_243X_MCBSP4_IRQ       18
 
390
# define OMAP_INT_243X_MCBSP5_IRQ       19
 
391
# define OMAP_INT_24XX_GPMC_IRQ         20
 
392
# define OMAP_INT_24XX_GUFFAW_IRQ       21
 
393
# define OMAP_INT_24XX_IVA_IRQ          22
 
394
# define OMAP_INT_24XX_EAC_IRQ          23
 
395
# define OMAP_INT_24XX_CAM_IRQ          24
 
396
# define OMAP_INT_24XX_DSS_IRQ          25
 
397
# define OMAP_INT_24XX_MAIL_U0_MPU      26
 
398
# define OMAP_INT_24XX_DSP_UMA          27
 
399
# define OMAP_INT_24XX_DSP_MMU          28
 
400
# define OMAP_INT_24XX_GPIO_BANK1       29
 
401
# define OMAP_INT_24XX_GPIO_BANK2       30
 
402
# define OMAP_INT_24XX_GPIO_BANK3       31
 
403
# define OMAP_INT_24XX_GPIO_BANK4       32
 
404
# define OMAP_INT_243X_GPIO_BANK5       33
 
405
# define OMAP_INT_24XX_MAIL_U3_MPU      34
 
406
# define OMAP_INT_24XX_WDT3             35
 
407
# define OMAP_INT_24XX_WDT4             36
 
408
# define OMAP_INT_24XX_GPTIMER1         37
 
409
# define OMAP_INT_24XX_GPTIMER2         38
 
410
# define OMAP_INT_24XX_GPTIMER3         39
 
411
# define OMAP_INT_24XX_GPTIMER4         40
 
412
# define OMAP_INT_24XX_GPTIMER5         41
 
413
# define OMAP_INT_24XX_GPTIMER6         42
 
414
# define OMAP_INT_24XX_GPTIMER7         43
 
415
# define OMAP_INT_24XX_GPTIMER8         44
 
416
# define OMAP_INT_24XX_GPTIMER9         45
 
417
# define OMAP_INT_24XX_GPTIMER10        46
 
418
# define OMAP_INT_24XX_GPTIMER11        47
 
419
# define OMAP_INT_24XX_GPTIMER12        48
 
420
# define OMAP_INT_24XX_PKA_IRQ          50
 
421
# define OMAP_INT_24XX_SHA1MD5_IRQ      51
 
422
# define OMAP_INT_24XX_RNG_IRQ          52
 
423
# define OMAP_INT_24XX_MG_IRQ           53
 
424
# define OMAP_INT_24XX_I2C1_IRQ         56
 
425
# define OMAP_INT_24XX_I2C2_IRQ         57
 
426
# define OMAP_INT_24XX_MCBSP1_IRQ_TX    59
 
427
# define OMAP_INT_24XX_MCBSP1_IRQ_RX    60
 
428
# define OMAP_INT_24XX_MCBSP2_IRQ_TX    62
 
429
# define OMAP_INT_24XX_MCBSP2_IRQ_RX    63
 
430
# define OMAP_INT_243X_MCBSP1_IRQ       64
 
431
# define OMAP_INT_24XX_MCSPI1_IRQ       65
 
432
# define OMAP_INT_24XX_MCSPI2_IRQ       66
 
433
# define OMAP_INT_24XX_SSI1_IRQ0        67
 
434
# define OMAP_INT_24XX_SSI1_IRQ1        68
 
435
# define OMAP_INT_24XX_SSI2_IRQ0        69
 
436
# define OMAP_INT_24XX_SSI2_IRQ1        70
 
437
# define OMAP_INT_24XX_SSI_GDD_IRQ      71
 
438
# define OMAP_INT_24XX_UART1_IRQ        72
 
439
# define OMAP_INT_24XX_UART2_IRQ        73
 
440
# define OMAP_INT_24XX_UART3_IRQ        74
 
441
# define OMAP_INT_24XX_USB_IRQ_GEN      75
 
442
# define OMAP_INT_24XX_USB_IRQ_NISO     76
 
443
# define OMAP_INT_24XX_USB_IRQ_ISO      77
 
444
# define OMAP_INT_24XX_USB_IRQ_HGEN     78
 
445
# define OMAP_INT_24XX_USB_IRQ_HSOF     79
 
446
# define OMAP_INT_24XX_USB_IRQ_OTG      80
 
447
# define OMAP_INT_24XX_VLYNQ_IRQ        81
 
448
# define OMAP_INT_24XX_MMC_IRQ          83
 
449
# define OMAP_INT_24XX_MS_IRQ           84
 
450
# define OMAP_INT_24XX_FAC_IRQ          85
 
451
# define OMAP_INT_24XX_MCSPI3_IRQ       91
 
452
# define OMAP_INT_243X_HS_USB_MC        92
 
453
# define OMAP_INT_243X_HS_USB_DMA       93
 
454
# define OMAP_INT_243X_CARKIT           94
 
455
# define OMAP_INT_34XX_GPTIMER12        95
 
456
 
 
457
/*
 
458
 * OMAP-3XXX common IRQ numbers
 
459
 */
 
460
#define OMAP_INT_3XXX_EMUINT        0  /* MPU emulation */
 
461
#define OMAP_INT_3XXX_COMMTX        1  /* MPU emulation */
 
462
#define OMAP_INT_3XXX_COMMRX        2  /* MPU emulation */
 
463
#define OMAP_INT_3XXX_BENCH         3  /* MPU emulation */
 
464
#define OMAP_INT_3XXX_MCBSP2_ST_IRQ 4  /* Sidetone MCBSP2 overflow */
 
465
#define OMAP_INT_3XXX_MCBSP3_ST_IRQ 5  /* Sidetone MCBSP3 overflow */
 
466
#define OMAP_INT_3XXX_SSM_ABORT_IRQ 6
 
467
#define OMAP_INT_3XXX_SYS_NIRQ      7  /* External source (active low) */
 
468
#define OMAP_INT_3XXX_D2D_FW_IRQ    8
 
469
#define OMAP_INT_3XXX_SMX_DBG_IRQ   9  /* L3 interconnect error for debug */
 
470
#define OMAP_INT_3XXX_SMX_APP_IRQ   10 /* L3 interconnect error for application */
 
471
#define OMAP_INT_3XXX_PRCM_MPU_IRQ  11 /* PRCM module IRQ */
 
472
#define OMAP_INT_3XXX_SDMA_IRQ0     12 /* System DMA request 0 */ 
 
473
#define OMAP_INT_3XXX_SDMA_IRQ1     13 /* System DMA request 1 */
 
474
#define OMAP_INT_3XXX_SDMA_IRQ2     14 /* System DMA request 2 */
 
475
#define OMAP_INT_3XXX_SDMA_IRQ3     15 /* System DMA request 3 */
 
476
#define OMAP_INT_3XXX_MCBSP1_IRQ    16 /* MCBSP module 1 IRQ */
 
477
#define OMAP_INT_3XXX_MCBSP2_IRQ    17 /* MCBSP module 2 IRQ */
 
478
#define OMAP_INT_3XXX_SR1_IRQ       18 /* SmartReflex 1 */
 
479
#define OMAP_INT_3XXX_SR2_IRQ       19 /* SmartReflex 2 */
 
480
#define OMAP_INT_3XXX_GPMC_IRQ      20 /* General-purpose memory controller module */ 
 
481
#define OMAP_INT_3XXX_SGX_IRQ       21 /* 2D/3D graphics module */
 
482
#define OMAP_INT_3XXX_MCBSP3_IRQ    22 /* MCBSP module 3 */
 
483
#define OMAP_INT_3XXX_MCBSP4_IRQ    23 /* MCBSP module 4 */
 
484
#define OMAP_INT_3XXX_CAM_IRQ0      24 /* Camera interface request 0 */
 
485
#define OMAP_INT_3XXX_DSS_IRQ       25 /* Display subsystem module */
 
486
#define OMAP_INT_3XXX_MAIL_U0_MPU   26 /* Mailbox user 0 request */
 
487
#define OMAP_INT_3XXX_MCBSP5_IRQ    27 /* MCBSP module 5 */
 
488
#define OMAP_INT_3XXX_IVA2_MMU_IRQ  28 /* IVA2 MMU */
 
489
#define OMAP_INT_3XXX_GPIO1_MPU_IRQ 29 /* GPIO module 1 */
 
490
#define OMAP_INT_3XXX_GPIO2_MPU_IRQ 30 /* GPIO module 2 */
 
491
#define OMAP_INT_3XXX_GPIO3_MPU_IRQ 31 /* GPIO module 3 */
 
492
#define OMAP_INT_3XXX_GPIO4_MPU_IRQ 32 /* GPIO module 4 */
 
493
#define OMAP_INT_3XXX_GPIO5_MPU_IRQ 33 /* GPIO module 5 */
 
494
#define OMAP_INT_3XXX_GPIO6_MPU_IRQ 34 /* GPIO module 6 */
 
495
#define OMAP_INT_3XXX_USIM_IRQ      35
 
496
#define OMAP_INT_3XXX_WDT3_IRQ      36 /* Watchdog timer module 3 overflow */
 
497
#define OMAP_INT_3XXX_GPT1_IRQ      37 /* General-purpose timer module 1 */
 
498
#define OMAP_INT_3XXX_GPT2_IRQ      38 /* General-purpose timer module 2 */
 
499
#define OMAP_INT_3XXX_GPT3_IRQ      39 /* General-purpose timer module 3 */
 
500
#define OMAP_INT_3XXX_GPT4_IRQ      40 /* General-purpose timer module 4 */
 
501
#define OMAP_INT_3XXX_GPT5_IRQ      41 /* General-purpose timer module 5 */
 
502
#define OMAP_INT_3XXX_GPT6_IRQ      42 /* General-purpose timer module 6 */
 
503
#define OMAP_INT_3XXX_GPT7_IRQ      43 /* General-purpose timer module 7 */
 
504
#define OMAP_INT_3XXX_GPT8_IRQ      44 /* General-purpose timer module 8 */
 
505
#define OMAP_INT_3XXX_GPT9_IRQ      45 /* General-purpose timer module 9 */
 
506
#define OMAP_INT_3XXX_GPT10_IRQ     46 /* General-purpose timer module 10 */
 
507
#define OMAP_INT_3XXX_GPT11_IRQ     47 /* General-purpose timer module 11 */
 
508
#define OMAP_INT_3XXX_MCSPI4_IRQ    48 /* MCSPI module 4 */
 
509
#define OMAP_INT_3XXX_SHA1MD52_IRQ  49
 
510
#define OMAP_INT_3XXX_FPKA_READY    50
 
511
#define OMAP_INT_3XXX_SHA1MD51_IRQ  51
 
512
#define OMAP_INT_3XXX_RNG_IRQ       52
 
513
#define OMAP_INT_3XXX_MG_IRQ        53
 
514
#define OMAP_INT_3XXX_MCBSP4_IRQ_TX 54 /* MCBSP module 4 transmit */
 
515
#define OMAP_INT_3XXX_MCBSP4_IRQ_RX 55 /* MCBSP module 4 receive */
 
516
#define OMAP_INT_3XXX_I2C1_IRQ      56 /* I2C module 1 */
 
517
#define OMAP_INT_3XXX_I2C2_IRQ      57 /* I2C module 2 */
 
518
#define OMAP_INT_3XXX_HDQ_IRQ       58 /* HDQ/1-Wire */
 
519
#define OMAP_INT_3XXX_MCBSP1_IRQ_TX 59 /* MCBSP module 1 transmit */
 
520
#define OMAP_INT_3XXX_MCBSP1_IRQ_RX 60 /* MCBSP module 1 receive */
 
521
#define OMAP_INT_3XXX_I2C3_IRQ      61 /* I2C module 3 */
 
522
#define OMAP_INT_3XXX_MCBSP2_IRQ_TX 62 /* MCBSP module 2 transmit */
 
523
#define OMAP_INT_3XXX_MCBSP2_IRQ_RX 63 /* MCBSP module 2 receive */
 
524
#define OMAP_INT_3XXX_FPKA_ERROR    64
 
525
#define OMAP_INT_3XXX_MCSPI1_IRQ    65 /* MCSPI module 1 */
 
526
#define OMAP_INT_3XXX_MCSPI2_IRQ    66 /* MCSPI module 2 */
 
527
/* IRQ67 is reserved */
 
528
/* IRQ68 is reserved */
 
529
/* IRQ69 is reserved */
 
530
/* IRQ70 is reserved */
 
531
/* IRQ71 is reserved */
 
532
#define OMAP_INT_3XXX_UART1_IRQ     72 /* UART module 1 */
 
533
#define OMAP_INT_3XXX_UART2_IRQ     73 /* UART module 2 */
 
534
#define OMAP_INT_3XXX_UART3_IRQ     74 /* UART module 3 (also infrared)*/
 
535
#define OMAP_INT_3XXX_PBIAS_IRQ     75 /* Merged interrupt for PBIASlite1 and 2 */
 
536
#define OMAP_INT_3XXX_OHCI_IRQ      76 /* OHCI controller HSUSB MP Host interrupt */
 
537
#define OMAP_INT_3XXX_EHCI_IRQ      77 /* EHCI controller HSUSB MP Host interrupt */
 
538
#define OMAP_INT_3XXX_TLL_IRQ       78 /* HSUSB MP TLL interrupt */
 
539
/* IRQ79 is reserved */
 
540
#define OMAP_INT_3XXX_UART4_IRQ     80 /* UART module 4 (OMAP3630 only) */
 
541
#define OMAP_INT_3XXX_MCBSP5_IRQ_TX 81 /* MCBSP module 5 transmit */
 
542
#define OMAP_INT_3XXX_MCBSP5_IRQ_RX 82 /* MCBSP module 5 receive */
 
543
#define OMAP_INT_3XXX_MMC1_IRQ      83 /* MMC/SD module 1 */
 
544
#define OMAP_INT_3XXX_MS_IRQ            84
 
545
/* IRQ85 is reserved */
 
546
#define OMAP_INT_3XXX_MMC2_IRQ          86 /* MMC/SD module 2 */
 
547
#define OMAP_INT_3XXX_MPU_ICR_IRQ   87 /* MPU ICR */
 
548
#define OMAP_INT_3XXX_D2DFRINT      88 /* 3G coprocessor */
 
549
#define OMAP_INT_3XXX_MCBSP3_IRQ_TX 89 /* MCBSP module 3 transmit */
 
550
#define OMAP_INT_3XXX_MCBSP3_IRQ_RX 90 /* MCBSP module 3 receive */
 
551
#define OMAP_INT_3XXX_MCSPI3_IRQ    91 /* MCSPI module 3 */
 
552
#define OMAP_INT_3XXX_HSUSB_MC      92 /* High-Speed USB OTG controller */
 
553
#define OMAP_INT_3XXX_HSUSB_DMA     93 /* High-Speed USB OTG DMA controller */
 
554
#define OMAP_INT_3XXX_MMC3_IRQ      94 /* MMC/SD module 3 */
 
555
#define OMAP_INT_3XXX_GPT12_IRQ     95 /* General-purpose timer module 12 */
 
556
 
 
557
/* omap_dma.c */
 
558
enum omap_dma_model {
 
559
    omap_dma_3_0,
 
560
    omap_dma_3_1,
 
561
    omap_dma_3_2,
 
562
    omap_dma_4,
 
563
};
 
564
 
 
565
struct soc_dma_s;
 
566
struct soc_dma_s *omap_dma_init(hwaddr base, qemu_irq *irqs,
 
567
                MemoryRegion *sysmem,
 
568
                qemu_irq lcd_irq, struct omap_mpu_state_s *mpu, omap_clk clk,
 
569
                enum omap_dma_model model);
 
570
struct soc_dma_s *omap_dma4_init(hwaddr base, qemu_irq *irqs,
 
571
                MemoryRegion *sysmem,
 
572
                struct omap_mpu_state_s *mpu, int fifo,
 
573
                int chans, omap_clk iclk, omap_clk fclk);
 
574
struct soc_dma_s *omap3_dma4_init(struct omap_target_agent_s *ta,
 
575
                                  struct omap_mpu_state_s *mpu,
 
576
                                  qemu_irq *irqs, int chans,
 
577
                                  omap_clk iclk, omap_clk fclk);
 
578
void omap_dma_reset(struct soc_dma_s *s);
 
579
 
 
580
struct dma_irq_map {
 
581
    int ih;
 
582
    int intr;
 
583
};
 
584
 
 
585
/* Only used in OMAP DMA 3.x gigacells */
 
586
enum omap_dma_port {
 
587
    emiff = 0,
 
588
    emifs,
 
589
    imif,       /* omap16xx: ocp_t1 */
 
590
    tipb,
 
591
    local,      /* omap16xx: ocp_t2 */
 
592
    tipb_mpui,
 
593
    __omap_dma_port_last,
 
594
};
 
595
 
 
596
typedef enum {
 
597
    constant = 0,
 
598
    post_incremented,
 
599
    single_index,
 
600
    double_index,
 
601
} omap_dma_addressing_t;
 
602
 
 
603
/* Only used in OMAP DMA 3.x gigacells */
 
604
struct omap_dma_lcd_channel_s {
 
605
    enum omap_dma_port src;
 
606
    hwaddr src_f1_top;
 
607
    hwaddr src_f1_bottom;
 
608
    hwaddr src_f2_top;
 
609
    hwaddr src_f2_bottom;
 
610
 
 
611
    /* Used in OMAP DMA 3.2 gigacell */
 
612
    unsigned char brust_f1;
 
613
    unsigned char pack_f1;
 
614
    unsigned char data_type_f1;
 
615
    unsigned char brust_f2;
 
616
    unsigned char pack_f2;
 
617
    unsigned char data_type_f2;
 
618
    unsigned char end_prog;
 
619
    unsigned char repeat;
 
620
    unsigned char auto_init;
 
621
    unsigned char priority;
 
622
    unsigned char fs;
 
623
    unsigned char running;
 
624
    unsigned char bs;
 
625
    unsigned char omap_3_1_compatible_disable;
 
626
    unsigned char dst;
 
627
    unsigned char lch_type;
 
628
    int16_t element_index_f1;
 
629
    int16_t element_index_f2;
 
630
    int32_t frame_index_f1;
 
631
    int32_t frame_index_f2;
 
632
    uint16_t elements_f1;
 
633
    uint16_t frames_f1;
 
634
    uint16_t elements_f2;
 
635
    uint16_t frames_f2;
 
636
    omap_dma_addressing_t mode_f1;
 
637
    omap_dma_addressing_t mode_f2;
 
638
 
 
639
    /* Destination port is fixed.  */
 
640
    int interrupts;
 
641
    int condition;
 
642
    int dual;
 
643
 
 
644
    int current_frame;
 
645
    hwaddr phys_framebuffer[2];
 
646
    qemu_irq irq;
 
647
    struct omap_mpu_state_s *mpu;
 
648
} *omap_dma_get_lcdch(struct soc_dma_s *s);
 
649
 
 
650
/*
 
651
 * DMA request numbers for OMAP1
 
652
 * See /usr/include/asm-arm/arch-omap/dma.h in Linux.
 
653
 */
 
654
# define OMAP_DMA_NO_DEVICE             0
 
655
# define OMAP_DMA_MCSI1_TX              1
 
656
# define OMAP_DMA_MCSI1_RX              2
 
657
# define OMAP_DMA_I2C_RX                3
 
658
# define OMAP_DMA_I2C_TX                4
 
659
# define OMAP_DMA_EXT_NDMA_REQ0         5
 
660
# define OMAP_DMA_EXT_NDMA_REQ1         6
 
661
# define OMAP_DMA_UWIRE_TX              7
 
662
# define OMAP_DMA_MCBSP1_TX             8
 
663
# define OMAP_DMA_MCBSP1_RX             9
 
664
# define OMAP_DMA_MCBSP3_TX             10
 
665
# define OMAP_DMA_MCBSP3_RX             11
 
666
# define OMAP_DMA_UART1_TX              12
 
667
# define OMAP_DMA_UART1_RX              13
 
668
# define OMAP_DMA_UART2_TX              14
 
669
# define OMAP_DMA_UART2_RX              15
 
670
# define OMAP_DMA_MCBSP2_TX             16
 
671
# define OMAP_DMA_MCBSP2_RX             17
 
672
# define OMAP_DMA_UART3_TX              18
 
673
# define OMAP_DMA_UART3_RX              19
 
674
# define OMAP_DMA_CAMERA_IF_RX          20
 
675
# define OMAP_DMA_MMC_TX                21
 
676
# define OMAP_DMA_MMC_RX                22
 
677
# define OMAP_DMA_NAND                  23      /* Not in OMAP310 */
 
678
# define OMAP_DMA_IRQ_LCD_LINE          24      /* Not in OMAP310 */
 
679
# define OMAP_DMA_MEMORY_STICK          25      /* Not in OMAP310 */
 
680
# define OMAP_DMA_USB_W2FC_RX0          26
 
681
# define OMAP_DMA_USB_W2FC_RX1          27
 
682
# define OMAP_DMA_USB_W2FC_RX2          28
 
683
# define OMAP_DMA_USB_W2FC_TX0          29
 
684
# define OMAP_DMA_USB_W2FC_TX1          30
 
685
# define OMAP_DMA_USB_W2FC_TX2          31
 
686
 
 
687
/* These are only for 1610 */
 
688
# define OMAP_DMA_CRYPTO_DES_IN         32
 
689
# define OMAP_DMA_SPI_TX                33
 
690
# define OMAP_DMA_SPI_RX                34
 
691
# define OMAP_DMA_CRYPTO_HASH           35
 
692
# define OMAP_DMA_CCP_ATTN              36
 
693
# define OMAP_DMA_CCP_FIFO_NOT_EMPTY    37
 
694
# define OMAP_DMA_CMT_APE_TX_CHAN_0     38
 
695
# define OMAP_DMA_CMT_APE_RV_CHAN_0     39
 
696
# define OMAP_DMA_CMT_APE_TX_CHAN_1     40
 
697
# define OMAP_DMA_CMT_APE_RV_CHAN_1     41
 
698
# define OMAP_DMA_CMT_APE_TX_CHAN_2     42
 
699
# define OMAP_DMA_CMT_APE_RV_CHAN_2     43
 
700
# define OMAP_DMA_CMT_APE_TX_CHAN_3     44
 
701
# define OMAP_DMA_CMT_APE_RV_CHAN_3     45
 
702
# define OMAP_DMA_CMT_APE_TX_CHAN_4     46
 
703
# define OMAP_DMA_CMT_APE_RV_CHAN_4     47
 
704
# define OMAP_DMA_CMT_APE_TX_CHAN_5     48
 
705
# define OMAP_DMA_CMT_APE_RV_CHAN_5     49
 
706
# define OMAP_DMA_CMT_APE_TX_CHAN_6     50
 
707
# define OMAP_DMA_CMT_APE_RV_CHAN_6     51
 
708
# define OMAP_DMA_CMT_APE_TX_CHAN_7     52
 
709
# define OMAP_DMA_CMT_APE_RV_CHAN_7     53
 
710
# define OMAP_DMA_MMC2_TX               54
 
711
# define OMAP_DMA_MMC2_RX               55
 
712
# define OMAP_DMA_CRYPTO_DES_OUT        56
 
713
 
 
714
/*
 
715
 * DMA request numbers for the OMAP2
 
716
 */
 
717
# define OMAP24XX_DMA_NO_DEVICE         0
 
718
# define OMAP24XX_DMA_XTI_DMA           1       /* Not in OMAP2420 */
 
719
# define OMAP24XX_DMA_EXT_DMAREQ0       2
 
720
# define OMAP24XX_DMA_EXT_DMAREQ1       3
 
721
# define OMAP24XX_DMA_GPMC              4
 
722
# define OMAP24XX_DMA_GFX               5       /* Not in OMAP2420 */
 
723
# define OMAP24XX_DMA_DSS               6
 
724
# define OMAP24XX_DMA_VLYNQ_TX          7       /* Not in OMAP2420 */
 
725
# define OMAP24XX_DMA_CWT               8       /* Not in OMAP2420 */
 
726
# define OMAP24XX_DMA_AES_TX            9       /* Not in OMAP2420 */
 
727
# define OMAP24XX_DMA_AES_RX            10      /* Not in OMAP2420 */
 
728
# define OMAP24XX_DMA_DES_TX            11      /* Not in OMAP2420 */
 
729
# define OMAP24XX_DMA_DES_RX            12      /* Not in OMAP2420 */
 
730
# define OMAP24XX_DMA_SHA1MD5_RX        13      /* Not in OMAP2420 */
 
731
# define OMAP24XX_DMA_EXT_DMAREQ2       14
 
732
# define OMAP24XX_DMA_EXT_DMAREQ3       15
 
733
# define OMAP24XX_DMA_EXT_DMAREQ4       16
 
734
# define OMAP24XX_DMA_EAC_AC_RD         17
 
735
# define OMAP24XX_DMA_EAC_AC_WR         18
 
736
# define OMAP24XX_DMA_EAC_MD_UL_RD      19
 
737
# define OMAP24XX_DMA_EAC_MD_UL_WR      20
 
738
# define OMAP24XX_DMA_EAC_MD_DL_RD      21
 
739
# define OMAP24XX_DMA_EAC_MD_DL_WR      22
 
740
# define OMAP24XX_DMA_EAC_BT_UL_RD      23
 
741
# define OMAP24XX_DMA_EAC_BT_UL_WR      24
 
742
# define OMAP24XX_DMA_EAC_BT_DL_RD      25
 
743
# define OMAP24XX_DMA_EAC_BT_DL_WR      26
 
744
# define OMAP24XX_DMA_I2C1_TX           27
 
745
# define OMAP24XX_DMA_I2C1_RX           28
 
746
# define OMAP24XX_DMA_I2C2_TX           29
 
747
# define OMAP24XX_DMA_I2C2_RX           30
 
748
# define OMAP24XX_DMA_MCBSP1_TX         31
 
749
# define OMAP24XX_DMA_MCBSP1_RX         32
 
750
# define OMAP24XX_DMA_MCBSP2_TX         33
 
751
# define OMAP24XX_DMA_MCBSP2_RX         34
 
752
# define OMAP24XX_DMA_SPI1_TX0          35
 
753
# define OMAP24XX_DMA_SPI1_RX0          36
 
754
# define OMAP24XX_DMA_SPI1_TX1          37
 
755
# define OMAP24XX_DMA_SPI1_RX1          38
 
756
# define OMAP24XX_DMA_SPI1_TX2          39
 
757
# define OMAP24XX_DMA_SPI1_RX2          40
 
758
# define OMAP24XX_DMA_SPI1_TX3          41
 
759
# define OMAP24XX_DMA_SPI1_RX3          42
 
760
# define OMAP24XX_DMA_SPI2_TX0          43
 
761
# define OMAP24XX_DMA_SPI2_RX0          44
 
762
# define OMAP24XX_DMA_SPI2_TX1          45
 
763
# define OMAP24XX_DMA_SPI2_RX1          46
 
764
 
 
765
# define OMAP24XX_DMA_UART1_TX          49
 
766
# define OMAP24XX_DMA_UART1_RX          50
 
767
# define OMAP24XX_DMA_UART2_TX          51
 
768
# define OMAP24XX_DMA_UART2_RX          52
 
769
# define OMAP24XX_DMA_UART3_TX          53
 
770
# define OMAP24XX_DMA_UART3_RX          54
 
771
# define OMAP24XX_DMA_USB_W2FC_TX0      55
 
772
# define OMAP24XX_DMA_USB_W2FC_RX0      56
 
773
# define OMAP24XX_DMA_USB_W2FC_TX1      57
 
774
# define OMAP24XX_DMA_USB_W2FC_RX1      58
 
775
# define OMAP24XX_DMA_USB_W2FC_TX2      59
 
776
# define OMAP24XX_DMA_USB_W2FC_RX2      60
 
777
# define OMAP24XX_DMA_MMC1_TX           61
 
778
# define OMAP24XX_DMA_MMC1_RX           62
 
779
# define OMAP24XX_DMA_MS                63      /* Not in OMAP2420 */
 
780
# define OMAP24XX_DMA_EXT_DMAREQ5       64
 
781
 
 
782
/*
 
783
 * DMA request numbers for the OMAP3
 
784
 * Note that the numbers have to match the values that are
 
785
 * written to CCRi SYNCHRO_CONTROL bits, i.e. actual line
 
786
 * number plus one! Zero is a reserved value (defined as
 
787
 * NO_DEVICE here). Other missing values are reserved.
 
788
 */
 
789
#define OMAP3XXX_DMA_NO_DEVICE        0
 
790
 
 
791
#define OMAP3XXX_DMA_EXT_DMAREQ0      2
 
792
#define OMAP3XXX_DMA_EXT_DMAREQ1      3
 
793
#define OMAP3XXX_DMA_GPMC             4
 
794
 
 
795
#define OMAP3XXX_DMA_DSS_LINETRIGGER  6
 
796
#define OMAP3XXX_DMA_EXT_DMAREQ2      7
 
797
 
 
798
#define OMAP3XXX_DMA_SPI3_TX0         15
 
799
#define OMAP3XXX_DMA_SPI3_RX0         16
 
800
#define OMAP3XXX_DMA_MCBSP3_TX        17
 
801
#define OMAP3XXX_DMA_MCBSP3_RX        18
 
802
#define OMAP3XXX_DMA_MCBSP4_TX        19
 
803
#define OMAP3XXX_DMA_MCBSP4_RX        20
 
804
#define OMAP3XXX_DMA_MCBSP5_TX        21
 
805
#define OMAP3XXX_DMA_MCBSP5_RX        22
 
806
#define OMAP3XXX_DMA_SPI3_TX1         23
 
807
#define OMAP3XXX_DMA_SPI3_RX1         24
 
808
#define OMAP3XXX_DMA_I2C3_TX          25
 
809
#define OMAP3XXX_DMA_I2C3_RX          26
 
810
#define OMAP3XXX_DMA_I2C1_TX          27
 
811
#define OMAP3XXX_DMA_I2C1_RX          28
 
812
#define OMAP3XXX_DMA_I2C2_TX          29
 
813
#define OMAP3XXX_DMA_I2C2_RX          30
 
814
#define OMAP3XXX_DMA_MCBSP1_TX        31
 
815
#define OMAP3XXX_DMA_MCBSP1_RX        32
 
816
#define OMAP3XXX_DMA_MCBSP2_TX        33
 
817
#define OMAP3XXX_DMA_MCBSP2_RX        34
 
818
#define OMAP3XXX_DMA_SPI1_TX0         35
 
819
#define OMAP3XXX_DMA_SPI1_RX0         36
 
820
#define OMAP3XXX_DMA_SPI1_TX1         37
 
821
#define OMAP3XXX_DMA_SPI1_RX1         38
 
822
#define OMAP3XXX_DMA_SPI1_TX2         39
 
823
#define OMAP3XXX_DMA_SPI1_RX2         40
 
824
#define OMAP3XXX_DMA_SPI1_TX3         41
 
825
#define OMAP3XXX_DMA_SPI1_RX3         42
 
826
#define OMAP3XXX_DMA_SPI2_TX0         43
 
827
#define OMAP3XXX_DMA_SPI2_RX0         44
 
828
#define OMAP3XXX_DMA_SPI2_TX1         45
 
829
#define OMAP3XXX_DMA_SPI2_RX1         46
 
830
#define OMAP3XXX_DMA_MMC2_TX          47
 
831
#define OMAP3XXX_DMA_MMC2_RX          48
 
832
#define OMAP3XXX_DMA_UART1_TX         49
 
833
#define OMAP3XXX_DMA_UART1_RX         50
 
834
#define OMAP3XXX_DMA_UART2_TX         51
 
835
#define OMAP3XXX_DMA_UART2_RX         52
 
836
#define OMAP3XXX_DMA_UART3_TX         53
 
837
#define OMAP3XXX_DMA_UART3_RX         54
 
838
 
 
839
#define OMAP3XXX_DMA_MMC1_TX          61
 
840
#define OMAP3XXX_DMA_MMC1_RX          62
 
841
#define OMAP3XXX_DMA_MS               63
 
842
#define OMAP3XXX_DMA_EXT_DMAREQ3      64
 
843
#define OMAP3XXX_DMA_AES2_TX          65
 
844
#define OMAP3XXX_DMA_AES2_RX          66
 
845
#define OMAP3XXX_DMA_DES2_TX          67
 
846
#define OMAP3XXX_DMA_DES2_RX          68
 
847
#define OMAP3XXX_DMA_SHA1MD5_RX       69
 
848
#define OMAP3XXX_DMA_SPI4_TX0         70
 
849
#define OMAP3XXX_DMA_SPI4_RX0         71
 
850
#define OMAP3XXX_DMA_DSS0             72
 
851
#define OMAP3XXX_DMA_DSS1             73
 
852
#define OMAP3XXX_DMA_DSS2             74
 
853
#define OMAP3XXX_DMA_DSS3             75
 
854
 
 
855
#define OMAP3XXX_DMA_MMC3_TX          77
 
856
#define OMAP3XXX_DMA_MMC3_RX          78
 
857
#define OMAP3XXX_DMA_USIM_TX          79
 
858
#define OMAP3XXX_DMA_USIM_RX          80
 
859
#define OMAP3XXX_DMA_UART4_TX         81
 
860
#define OMAP3XXX_DMA_UART4_RX         82
 
861
 
 
862
/* omap[123].c */
 
863
/* OMAP2 gp timer */
 
864
struct omap_gp_timer_s;
 
865
struct omap_gp_timer_s *omap_gp_timer_init(struct omap_target_agent_s *ta,
 
866
                qemu_irq irq, omap_clk fclk, omap_clk iclk);
 
867
void omap_gp_timer_reset(struct omap_gp_timer_s *s);
 
868
void omap_gp_timer_change_clk(struct omap_gp_timer_s *timer);
 
869
 
 
870
/* OMAP2 sysctimer */
 
871
struct omap_synctimer_s;
 
872
struct omap_synctimer_s *omap_synctimer_init(struct omap_target_agent_s *ta,
 
873
                struct omap_mpu_state_s *mpu, omap_clk fclk, omap_clk iclk);
 
874
void omap_synctimer_reset(struct omap_synctimer_s *s);
 
875
 
 
876
void omap_uart_attach(DeviceState *qdev, CharDriverState *chr,
 
877
                      const char *label);
 
878
 
 
879
struct omap_mpuio_s;
 
880
qemu_irq *omap_mpuio_in_get(struct omap_mpuio_s *s);
 
881
void omap_mpuio_out_set(struct omap_mpuio_s *s, int line, qemu_irq handler);
 
882
void omap_mpuio_key(struct omap_mpuio_s *s, int row, int col, int down);
 
883
 
 
884
struct uWireSlave {
 
885
    uint16_t (*receive)(void *opaque);
 
886
    void (*send)(void *opaque, uint16_t data);
 
887
    void *opaque;
 
888
};
 
889
struct omap_uwire_s;
 
890
void omap_uwire_attach(struct omap_uwire_s *s,
 
891
                uWireSlave *slave, int chipselect);
 
892
 
 
893
/* OMAP2 spi */
 
894
SPIBus *omap_mcspi_bus(DeviceState *omap_mcspi, int bus_number);
 
895
 
 
896
struct I2SCodec {
 
897
    void *opaque;
 
898
 
 
899
    /* The CPU can call this if it is generating the clock signal on the
 
900
     * i2s port.  The CODEC can ignore it if it is set up as a clock
 
901
     * master and generates its own clock.  */
 
902
    void (*set_rate)(void *opaque, int in, int out);
 
903
 
 
904
    void (*tx_swallow)(void *opaque);
 
905
    qemu_irq rx_swallow;
 
906
    qemu_irq tx_start;
 
907
 
 
908
    int tx_rate;
 
909
    int cts;
 
910
    int rx_rate;
 
911
    int rts;
 
912
 
 
913
    struct i2s_fifo_s {
 
914
        uint8_t *fifo;
 
915
        int len;
 
916
        int start;
 
917
        int size;
 
918
    } in, out;
 
919
};
 
920
struct omap_mcbsp_s;
 
921
void omap_mcbsp_i2s_attach(struct omap_mcbsp_s *s, I2SCodec *slave);
 
922
 
 
923
void omap_tap_init(struct omap_target_agent_s *ta,
 
924
                struct omap_mpu_state_s *mpu);
 
925
 
 
926
/* omap_lcdc.c */
 
927
struct omap_lcd_panel_s;
 
928
void omap_lcdc_reset(struct omap_lcd_panel_s *s);
 
929
struct omap_lcd_panel_s *omap_lcdc_init(MemoryRegion *sysmem,
 
930
                                        hwaddr base,
 
931
                                        qemu_irq irq,
 
932
                                        struct omap_dma_lcd_channel_s *dma,
 
933
                                        omap_clk clk);
 
934
 
 
935
/* omap_dss.c */
 
936
struct rfbi_chip_s {
 
937
    void *opaque;
 
938
    void (*write)(void *opaque, int dc, uint16_t value);
 
939
    void (*block)(void *opaque, int dc, void *buf, size_t len, int pitch);
 
940
    uint16_t (*read)(void *opaque, int dc);
 
941
};
 
942
DSIHost *omap_dsi_host(DeviceState *dev);
 
943
void omap_rfbi_attach(DeviceState *dev, int cs, const struct rfbi_chip_s *chip);
 
944
void omap_lcd_panel_attach(DeviceState *dev);
 
945
void omap_digital_panel_attach(DeviceState *dev);
 
946
 
 
947
/* omap_mmc.c */
 
948
struct omap_mmc_s;
 
949
struct omap_mmc_s *omap_mmc_init(hwaddr base,
 
950
                MemoryRegion *sysmem,
 
951
                BlockDriverState *bd,
 
952
                qemu_irq irq, qemu_irq dma[], omap_clk clk);
 
953
struct omap_mmc_s *omap2_mmc_init(struct omap_target_agent_s *ta,
 
954
                BlockDriverState *bd, qemu_irq irq, qemu_irq dma[],
 
955
                omap_clk fclk, omap_clk iclk);
 
956
void omap_mmc_reset(struct omap_mmc_s *s);
 
957
void omap_mmc_handlers(struct omap_mmc_s *s, qemu_irq ro, qemu_irq cover);
 
958
void omap_mmc_enable(struct omap_mmc_s *s, int enable);
 
959
 
 
960
/* omap3_mmc.c */
 
961
void omap3_mmc_attach(DeviceState *dev, BlockDriverState *bs,
 
962
                      int is_spi, int is_mmc);
 
963
 
 
964
/* omap_i2c.c */
 
965
i2c_bus *omap_i2c_bus(DeviceState *omap_i2c);
 
966
 
 
967
# define cpu_is_omap310(cpu)            (cpu->mpu_model == omap310)
 
968
# define cpu_is_omap1510(cpu)           (cpu->mpu_model == omap1510)
 
969
# define cpu_is_omap1610(cpu)           (cpu->mpu_model == omap1610)
 
970
# define cpu_is_omap1710(cpu)           (cpu->mpu_model == omap1710)
 
971
# define cpu_is_omap2410(cpu)           (cpu->mpu_model == omap2410)
 
972
# define cpu_is_omap2420(cpu)           (cpu->mpu_model == omap2420)
 
973
# define cpu_is_omap2430(cpu)           (cpu->mpu_model == omap2430)
 
974
# define cpu_is_omap3430(cpu)           (cpu->mpu_model == omap3430)
 
975
# define cpu_is_omap3630(cpu)           (cpu->mpu_model == omap3630)
 
976
 
 
977
# define cpu_is_omap15xx(cpu)           \
 
978
        (cpu_is_omap310(cpu) || cpu_is_omap1510(cpu))
 
979
# define cpu_is_omap16xx(cpu)           \
 
980
        (cpu_is_omap1610(cpu) || cpu_is_omap1710(cpu))
 
981
# define cpu_is_omap24xx(cpu)           \
 
982
        (cpu_is_omap2410(cpu) || cpu_is_omap2420(cpu) || cpu_is_omap2430(cpu))
 
983
 
 
984
# define cpu_class_omap1(cpu)           \
 
985
        (cpu_is_omap15xx(cpu) || cpu_is_omap16xx(cpu))
 
986
# define cpu_class_omap2(cpu)           cpu_is_omap24xx(cpu)
 
987
# define cpu_class_omap3(cpu) \
 
988
        (cpu_is_omap3430(cpu) || cpu_is_omap3630(cpu))
 
989
 
 
990
struct omap_mpu_state_s {
 
991
    enum omap_mpu_model {
 
992
        omap310,
 
993
        omap1510,
 
994
        omap1610,
 
995
        omap1710,
 
996
        omap2410,
 
997
        omap2420,
 
998
        omap2422,
 
999
        omap2423,
 
1000
        omap2430,
 
1001
        omap3430,
 
1002
        omap3630,
 
1003
    } mpu_model;
 
1004
 
 
1005
    ARMCPU *cpu;
 
1006
 
 
1007
    qemu_irq *drq;
 
1008
 
 
1009
    qemu_irq wakeup;
 
1010
 
 
1011
    MemoryRegion ulpd_pm_iomem;
 
1012
    MemoryRegion pin_cfg_iomem;
 
1013
    MemoryRegion id_iomem;
 
1014
    MemoryRegion id_iomem_e18;
 
1015
    MemoryRegion id_iomem_ed4;
 
1016
    MemoryRegion id_iomem_e20;
 
1017
    MemoryRegion mpui_iomem;
 
1018
    MemoryRegion tcmi_iomem;
 
1019
    MemoryRegion clkm_iomem;
 
1020
    MemoryRegion clkdsp_iomem;
 
1021
    MemoryRegion mpui_io_iomem;
 
1022
    MemoryRegion tap_iomem;
 
1023
    MemoryRegion imif_ram;
 
1024
    MemoryRegion emiff_ram;
 
1025
    MemoryRegion sdram;
 
1026
    MemoryRegion sram;
 
1027
 
 
1028
    struct omap_dma_port_if_s {
 
1029
        uint32_t (*read[3])(struct omap_mpu_state_s *s,
 
1030
                        hwaddr offset);
 
1031
        void (*write[3])(struct omap_mpu_state_s *s,
 
1032
                        hwaddr offset, uint32_t value);
 
1033
        int (*addr_valid)(struct omap_mpu_state_s *s,
 
1034
                        hwaddr addr);
 
1035
    } port[__omap_dma_port_last];
 
1036
 
 
1037
    unsigned long sdram_size;
 
1038
    unsigned long sram_size;
 
1039
 
 
1040
    /* MPUI-TIPB peripherals */
 
1041
    DeviceState *uart[4];
 
1042
 
 
1043
    DeviceState *gpio;
 
1044
 
 
1045
    struct omap_mcbsp_s *mcbsp1;
 
1046
    struct omap_mcbsp_s *mcbsp3;
 
1047
 
 
1048
    /* MPU public TIPB peripherals */
 
1049
    struct omap_32khz_timer_s *os_timer;
 
1050
 
 
1051
    struct omap_mmc_s *mmc;
 
1052
 
 
1053
    struct omap_mpuio_s *mpuio;
 
1054
 
 
1055
    struct omap_uwire_s *microwire;
 
1056
 
 
1057
    struct omap_pwl_s *pwl;
 
1058
    struct omap_pwt_s *pwt;
 
1059
    DeviceState *i2c[2];
 
1060
 
 
1061
    struct omap_rtc_s *rtc;
 
1062
 
 
1063
    struct omap_mcbsp_s *mcbsp2;
 
1064
 
 
1065
    struct omap_lpg_s *led[2];
 
1066
 
 
1067
    /* MPU private TIPB peripherals */
 
1068
    DeviceState *ih[2];
 
1069
 
 
1070
    struct soc_dma_s *dma;
 
1071
 
 
1072
    struct omap_mpu_timer_s *timer[3];
 
1073
    struct omap_watchdog_timer_s *wdt;
 
1074
 
 
1075
    struct omap_lcd_panel_s *lcd;
 
1076
 
 
1077
    uint32_t ulpd_pm_regs[21];
 
1078
    int64_t ulpd_gauge_start;
 
1079
 
 
1080
    uint32_t func_mux_ctrl[14];
 
1081
    uint32_t comp_mode_ctrl[1];
 
1082
    uint32_t pull_dwn_ctrl[4];
 
1083
    uint32_t gate_inh_ctrl[1];
 
1084
    uint32_t voltage_ctrl[1];
 
1085
    uint32_t test_dbg_ctrl[1];
 
1086
    uint32_t mod_conf_ctrl[1];
 
1087
    int compat1509;
 
1088
 
 
1089
    uint32_t mpui_ctrl;
 
1090
 
 
1091
    struct omap_tipb_bridge_s *private_tipb;
 
1092
    struct omap_tipb_bridge_s *public_tipb;
 
1093
 
 
1094
    uint32_t tcmi_regs[17];
 
1095
 
 
1096
    struct dpll_ctl_s *dpll[3];
 
1097
 
 
1098
    omap_clk clks;
 
1099
    struct {
 
1100
        int cold_start;
 
1101
        int clocking_scheme;
 
1102
        uint16_t arm_ckctl;
 
1103
        uint16_t arm_idlect1;
 
1104
        uint16_t arm_idlect2;
 
1105
        uint16_t arm_ewupct;
 
1106
        uint16_t arm_rstct1;
 
1107
        uint16_t arm_rstct2;
 
1108
        uint16_t arm_ckout1;
 
1109
        int dpll1_mode;
 
1110
        uint16_t dsp_idlect1;
 
1111
        uint16_t dsp_idlect2;
 
1112
        uint16_t dsp_rstct2;
 
1113
    } clkm;
 
1114
 
 
1115
    /* OMAP2-only peripherals */
 
1116
    struct omap_l4_s *l4;
 
1117
 
 
1118
    struct omap_gp_timer_s *gptimer[12];
 
1119
    struct omap_synctimer_s *synctimer;
 
1120
 
 
1121
    struct omap_prcm_s *prcm;
 
1122
    struct omap_sdrc_s *sdrc;
 
1123
    struct omap_gpmc_s *gpmc;
 
1124
    struct omap_sysctl_s *sysc;
 
1125
 
 
1126
    DeviceState *mcspi;
 
1127
 
 
1128
    DeviceState *dss;
 
1129
 
 
1130
    struct omap_eac_s *eac;
 
1131
    MemoryRegion bootrom;
 
1132
    int bootrom_initialized;
 
1133
};
 
1134
 
 
1135
/* omap1.c */
 
1136
struct omap_mpu_state_s *omap310_mpu_init(MemoryRegion *system_memory,
 
1137
                unsigned long sdram_size,
 
1138
                const char *core);
 
1139
 
 
1140
/* omap2.c */
 
1141
struct omap_mpu_state_s *omap2420_mpu_init(MemoryRegion *sysmem,
 
1142
                unsigned long sdram_size,
 
1143
                const char *core);
 
1144
 
 
1145
/* omap3_boot.c */
 
1146
void omap3_boot_rom_init(struct omap_mpu_state_s *s);
 
1147
void omap3_boot_rom_emu(struct omap_mpu_state_s *s);
 
1148
 
 
1149
#define OMAP_FMT_plx "%#08" HWADDR_PRIx
 
1150
 
 
1151
uint32_t omap_badwidth_read8(void *opaque, hwaddr addr);
 
1152
void omap_badwidth_write8(void *opaque, hwaddr addr,
 
1153
                uint32_t value);
 
1154
uint32_t omap_badwidth_read16(void *opaque, hwaddr addr);
 
1155
void omap_badwidth_write16(void *opaque, hwaddr addr,
 
1156
                uint32_t value);
 
1157
uint32_t omap_badwidth_read32(void *opaque, hwaddr addr);
 
1158
void omap_badwidth_write32(void *opaque, hwaddr addr,
 
1159
                uint32_t value);
 
1160
 
 
1161
void omap_mpu_wakeup(void *opaque, int irq, int req);
 
1162
 
 
1163
# define OMAP_BAD_REG(paddr)            \
 
1164
        fprintf(stderr, "%s: Bad register " OMAP_FMT_plx "\n",  \
 
1165
                        __FUNCTION__, paddr)
 
1166
# define OMAP_RO_REG(paddr)             \
 
1167
        fprintf(stderr, "%s: Read-only register " OMAP_FMT_plx "\n",    \
 
1168
                        __FUNCTION__, paddr)
 
1169
 
 
1170
/* OMAP-specific Linux bootloader tags for the ATAG_BOARD area
 
1171
   (Board-specifc tags are not here)  */
 
1172
#define OMAP_TAG_CLOCK          0x4f01
 
1173
#define OMAP_TAG_MMC            0x4f02
 
1174
#define OMAP_TAG_SERIAL_CONSOLE 0x4f03
 
1175
#define OMAP_TAG_USB            0x4f04
 
1176
#define OMAP_TAG_LCD            0x4f05
 
1177
#define OMAP_TAG_GPIO_SWITCH    0x4f06
 
1178
#define OMAP_TAG_UART           0x4f07
 
1179
#define OMAP_TAG_FBMEM          0x4f08
 
1180
#define OMAP_TAG_STI_CONSOLE    0x4f09
 
1181
#define OMAP_TAG_CAMERA_SENSOR  0x4f0a
 
1182
#define OMAP_TAG_PARTITION      0x4f0b
 
1183
#define OMAP_TAG_TEA5761        0x4f10
 
1184
#define OMAP_TAG_TMP105         0x4f11
 
1185
#define OMAP_TAG_BOOT_REASON    0x4f80
 
1186
#define OMAP_TAG_FLASH_PART_STR 0x4f81
 
1187
#define OMAP_TAG_VERSION_STR    0x4f82
 
1188
 
 
1189
enum {
 
1190
    OMAP_GPIOSW_TYPE_COVER      = 0 << 4,
 
1191
    OMAP_GPIOSW_TYPE_CONNECTION = 1 << 4,
 
1192
    OMAP_GPIOSW_TYPE_ACTIVITY   = 2 << 4,
 
1193
};
 
1194
 
 
1195
#define OMAP_GPIOSW_INVERTED    0x0001
 
1196
#define OMAP_GPIOSW_OUTPUT      0x0002
 
1197
 
 
1198
# define TCMI_VERBOSE                   1
 
1199
 
 
1200
# ifdef TCMI_VERBOSE
 
1201
#  define OMAP_8B_REG(paddr)            \
 
1202
        fprintf(stderr, "%s: 8-bit register " OMAP_FMT_plx "\n",        \
 
1203
                        __FUNCTION__, paddr)
 
1204
#  define OMAP_16B_REG(paddr)           \
 
1205
        fprintf(stderr, "%s: 16-bit register " OMAP_FMT_plx "\n",       \
 
1206
                        __FUNCTION__, paddr)
 
1207
#  define OMAP_32B_REG(paddr)           \
 
1208
        fprintf(stderr, "%s: 32-bit register " OMAP_FMT_plx "\n",       \
 
1209
                        __FUNCTION__, paddr)
 
1210
# else
 
1211
#  define OMAP_8B_REG(paddr)
 
1212
#  define OMAP_16B_REG(paddr)
 
1213
#  define OMAP_32B_REG(paddr)
 
1214
# endif
 
1215
 
 
1216
# define OMAP_MPUI_REG_MASK             0x000007ff
 
1217
 
 
1218
#endif /* hw_omap_h */